LLVM
20.0.0git
- h -
HADD :
llvm::X86ISD
HADDS_PRED :
llvm::AArch64ISD
HADDU_PRED :
llvm::AArch64ISD
HalfWordAccess :
llvm::HexagonII
HANDLENODE :
llvm::ISD
Hard :
llvm::FloatABI
HardFPAAPCS :
llvm::ARMBuildAttrs
HardFPImplied :
llvm::ARMBuildAttrs
HardFPSinglePrecision :
llvm::ARMBuildAttrs
HardStop :
llvm
Has20BitOffset :
llvm::SystemZII
HasAGPR :
llvm
HasAGPRBit :
llvm
HasDebugSections :
llvm::orc
HasFCCRegOperand :
llvm::MipsII
HasForbiddenSlot :
llvm::MipsII
hash :
llvm::lltok
HasHvxTmpMask :
llvm::HexagonII
HasHvxTmpPos :
llvm::HexagonII
HasIndex :
llvm::SystemZII
HasMatchAllShift :
llvm::HWASanAccessInfo
hasNewValueMask :
llvm::HexagonII
hasNewValueMask2 :
llvm::HexagonII
hasNewValuePos :
llvm::HexagonII
hasNewValuePos2 :
llvm::HexagonII
HasOptionalDef :
llvm::MCID
HasPostISelHook :
llvm::MCID
HasRoundModeOpMask :
llvm::RISCVII
HasRoundModeOpShift :
llvm::RISCVII
HasSEWOpMask :
llvm::RISCVII
HasSEWOpShift :
llvm::RISCVII
HasSGPR :
llvm
HasSGPRbit :
llvm
hasUnaryRestrictionMask :
llvm::HexagonII
hasUnaryRestrictionPos :
llvm::HexagonII
HasVecPolicyOpMask :
llvm::RISCVII
HasVecPolicyOpShift :
llvm::RISCVII
HasVGPR :
llvm
HasVGPRBit :
llvm
HasVLOpMask :
llvm::RISCVII
HasVLOpShift :
llvm::RISCVII
HCG_A :
llvm::HexagonII
HCG_B :
llvm::HexagonII
HCG_C :
llvm::HexagonII
HCG_None :
llvm::HexagonII
Header16Size :
llvm::COFF
Header32Size :
llvm::COFF
HeaderSize :
llvm::BTF
HEAP_PTR_OFFSET :
llvm::AMDGPU::ImplicitArg
HelpHidden :
llvm::opt
HI :
llvm::AArch64CC
,
llvm::ARCCC
,
llvm::ARMCC
,
llvm::LanaiISD
Hi :
llvm::MipsISD
HI :
llvm::NVPTX::PTXCmpMode
Hi :
llvm::PPCISD
HI :
llvm::RISCVISD
Hi :
llvm::SPISD
,
llvm::VEISD
Hidden :
llvm::cl
Higher :
llvm::MipsISD
Highest :
llvm::MipsISD
HiPE :
llvm::CallingConv
HIST_TYPE_AVERAGE :
llvm::sampleprof
HIST_TYPE_CONST_DELTA :
llvm::sampleprof
HIST_TYPE_INDIR_CALL :
llvm::sampleprof
HIST_TYPE_INDIR_CALL_TOPN :
llvm::sampleprof
HIST_TYPE_INTERVAL :
llvm::sampleprof
HIST_TYPE_IOR :
llvm::sampleprof
HIST_TYPE_POW2 :
llvm::sampleprof
HIST_TYPE_SINGLE_VALUE :
llvm::sampleprof
HLSL :
llvm::codeview
HMOTF_ConstExtended :
llvm::HexagonII
HorizontalReduction :
llvm::ARMII
HOSTCALL_PTR_OFFSET :
llvm::AMDGPU::ImplicitArg
HS :
llvm::AArch64CC
,
llvm::ARCCC
,
llvm::ARMCC
,
llvm::NVPTX::PTXCmpMode
HS_NUM_USED_SGPRS :
llvm::AMDGPU::PALMD
HS_NUM_USED_VGPRS :
llvm::AMDGPU::PALMD
HS_SCRATCH_SIZE :
llvm::AMDGPU::PALMD
HSIG_A :
llvm::HexagonII
HSIG_Compound :
llvm::HexagonII
HSIG_L1 :
llvm::HexagonII
HSIG_L2 :
llvm::HexagonII
HSIG_None :
llvm::HexagonII
HSIG_S1 :
llvm::HexagonII
HSIG_S2 :
llvm::HexagonII
HSUB :
llvm::X86ISD
HVXARCH :
llvm::HexagonAttrs
HVXIEEEFP :
llvm::HexagonAttrs
HVXQFLOAT :
llvm::HexagonAttrs
HVXVectorAccess :
llvm::HexagonII
Hybrid :
llvm::Sched
Generated on Mon Jan 20 2025 11:47:08 for LLVM by
1.9.6