LLVM
20.0.0git
- o -
O :
llvm::RISCVFenceField
OB :
llvm::X86II
OB_METADATA :
llvm::bitc
ObjC :
llvm::codeview
ObjCpp :
llvm::codeview
OBJECT_START_FIRST :
llvm::tgtok
OBJECT_START_LAST :
llvm::tgtok
OBO_NO_SIGNED_WRAP :
llvm::bitc
OBO_NO_UNSIGNED_WRAP :
llvm::bitc
OC :
llvm::SystemZISD
ODK_EXCEPTIONS :
llvm::ELF
ODK_FILL :
llvm::ELF
ODK_GP_GROUP :
llvm::ELF
ODK_HWAND :
llvm::ELF
ODK_HWOR :
llvm::ELF
ODK_HWPATCH :
llvm::ELF
ODK_IDENT :
llvm::ELF
ODK_NULL :
llvm::ELF
ODK_PAD :
llvm::ELF
ODK_PAGESIZE :
llvm::ELF
ODK_REGINFO :
llvm::ELF
ODK_TAGS :
llvm::ELF
OF_Append :
llvm::sys::fs
OF_ChildInherit :
llvm::sys::fs
OF_CRLF :
llvm::sys::fs
OF_Default :
llvm::ms_demangle
OF_Delete :
llvm::sys::fs
OF_NoAccessSpecifier :
llvm::ms_demangle
OF_NoCallingConvention :
llvm::ms_demangle
OF_NoMemberType :
llvm::ms_demangle
OF_None :
llvm::sys::fs
OF_NoReturnType :
llvm::ms_demangle
OF_NoTagSpecifier :
llvm::ms_demangle
OF_NoVariableType :
llvm::ms_demangle
OF_Text :
llvm::sys::fs
OF_TextWithCRLF :
llvm::sys::fs
OF_UpdateAtime :
llvm::sys::fs
OFF :
llvm::AMDGPU::VGPRIndexMode
OffloadGlobalConstant :
llvm::offloading
OffloadGlobalEntry :
llvm::offloading
OffloadGlobalExtern :
llvm::offloading
OffloadGlobalManagedEntry :
llvm::offloading
OffloadGlobalNormalized :
llvm::offloading
OffloadGlobalSurfaceEntry :
llvm::offloading
OffloadGlobalTextureEntry :
llvm::offloading
Offset :
llvm
OFFSET_MEM_VIOL :
llvm::AMDGPU::Hwreg
OFK_Cuda :
llvm::object
OFK_HIP :
llvm::object
OFK_LAST :
llvm::object
OFK_None :
llvm::object
OFK_OpenMP :
llvm::object
OLD_XCOFF_INTERPRET :
llvm::XCOFF
OldMSFDirectory :
llvm::pdb
OldSwift :
llvm::codeview
OMOD_W :
OpName
OMOD_X :
OpName
OMOD_Y :
OpName
OMOD_Z :
OpName
OMP_DEVICEID_UNDEF :
llvm::omp
OMP_TGT_EXEC_MODE_GENERIC :
llvm::omp
OMP_TGT_EXEC_MODE_GENERIC_SPMD :
llvm::omp
OMP_TGT_EXEC_MODE_SPMD :
llvm::omp
ON_CG_MSG :
llvm
ON_FUNCTION_MSG :
llvm
ON_LOOP_MSG :
llvm
ON_MODULE_MSG :
llvm
ON_REGION_MSG :
llvm
OneArgFP :
llvm::X86II
OneArgFPRW :
llvm::X86II
ONEBYTE :
llvm::X86Disassembler
OneOrMore :
llvm::cl
OnlyCheapRepl :
llvm
OP1 :
R600_InstFlag
OP2 :
R600_InstFlag
OP3 :
R600_InstFlag
OP_BEGIN :
llvm::HexagonISD
OP_END :
llvm::HexagonISD
OP_GS_CUT :
llvm::AMDGPU::SendMsg
OP_GS_EMIT :
llvm::AMDGPU::SendMsg
OP_GS_EMIT_CUT :
llvm::AMDGPU::SendMsg
OP_GS_FIRST_ :
llvm::AMDGPU::SendMsg
OP_GS_NOP :
llvm::AMDGPU::SendMsg
OP_MASK_ :
llvm::AMDGPU::SendMsg
OP_NONE_ :
llvm::AMDGPU::SendMsg
OP_SEL_0 :
llvm::SISrcMods
OP_SEL_1 :
llvm::SISrcMods
OP_SEL_HI_0 :
llvm::AMDGPU::VOP3PEncoding
OP_SEL_HI_1 :
llvm::AMDGPU::VOP3PEncoding
OP_SEL_HI_2 :
llvm::AMDGPU::VOP3PEncoding
OP_SHIFT_ :
llvm::AMDGPU::SendMsg
OP_SYS_ECC_ERR_INTERRUPT :
llvm::AMDGPU::SendMsg
OP_SYS_FIRST_ :
llvm::AMDGPU::SendMsg
OP_SYS_HOST_TRAP_ACK :
llvm::AMDGPU::SendMsg
OP_SYS_REG_RD :
llvm::AMDGPU::SendMsg
OP_SYS_TTRACE_PC :
llvm::AMDGPU::SendMsg
OP_WIDTH_ :
llvm::AMDGPU::SendMsg
OPC_CheckField :
llvm::MCD
OPC_CheckPredicate :
llvm::MCD
OPC_Decode :
llvm::MCD
OPC_ExtractField :
llvm::MCD
OPC_Fail :
llvm::MCD
OPC_FilterValue :
llvm::MCD
OPC_SoftFail :
llvm::MCD
OPC_TryDecode :
llvm::MCD
OpcodeShift :
llvm::X86II
OPERAND_AVL :
llvm::RISCVOp
OPERAND_BARESYMBOL :
llvm::CSKYOp
OPERAND_BASIC_BLOCK :
llvm::WebAssembly
OPERAND_BRLIST :
llvm::WebAssembly
OPERAND_BUNDLE_TAG :
llvm::bitc
OPERAND_BUNDLE_TAGS_BLOCK_ID :
llvm::bitc
OPERAND_CATCH_LIST :
llvm::WebAssembly
OPERAND_CLUI_IMM :
llvm::RISCVOp
OPERAND_COND_CODE :
llvm::RISCVOp
,
llvm::X86
OPERAND_CONSTPOOL :
llvm::CSKYOp
OPERAND_F32IMM :
llvm::WebAssembly
OPERAND_F64IMM :
llvm::WebAssembly
OPERAND_FIRST_GENERIC :
llvm::MCOI
OPERAND_FIRST_GENERIC_IMM :
llvm::MCOI
OPERAND_FIRST_MIPS_MEM_IMM :
llvm::MipsII
OPERAND_FIRST_RISCV_IMM :
llvm::RISCVOp
OPERAND_FIRST_TARGET :
llvm::MCOI
OPERAND_FRMARG :
llvm::RISCVOp
OPERAND_FUNCTION32 :
llvm::WebAssembly
OPERAND_GENERIC_0 :
llvm::MCOI
OPERAND_GENERIC_1 :
llvm::MCOI
OPERAND_GENERIC_2 :
llvm::MCOI
OPERAND_GENERIC_3 :
llvm::MCOI
OPERAND_GENERIC_4 :
llvm::MCOI
OPERAND_GENERIC_5 :
llvm::MCOI
OPERAND_GENERIC_IMM_0 :
llvm::MCOI
OPERAND_GLOBAL :
llvm::WebAssembly
OPERAND_I32IMM :
llvm::WebAssembly
OPERAND_I64IMM :
llvm::WebAssembly
OPERAND_IMMEDIATE :
llvm::MCOI
OPERAND_IMPLICIT_IMM_0 :
llvm::AArch64
OPERAND_INLINE_SPLIT_BARRIER_INT32 :
llvm::AMDGPU
OPERAND_INPUT_MODS :
llvm::AMDGPU
OPERAND_KIMM16 :
llvm::AMDGPU
OPERAND_KIMM32 :
llvm::AMDGPU
OPERAND_KIMM_FIRST :
llvm::AMDGPU
OPERAND_KIMM_LAST :
llvm::AMDGPU
OPERAND_LAST_GENERIC :
llvm::MCOI
OPERAND_LAST_GENERIC_IMM :
llvm::MCOI
OPERAND_LAST_MIPS_MEM_IMM :
llvm::MipsII
OPERAND_LAST_RISCV_IMM :
llvm::RISCVOp
OPERAND_LOCAL :
llvm::WebAssembly
OPERAND_MEM_SIMM9 :
llvm::MipsII
OPERAND_MEMORY :
llvm::MCOI
OPERAND_OFFSET32 :
llvm::WebAssembly
OPERAND_OFFSET64 :
llvm::WebAssembly
OPERAND_P2ALIGN :
llvm::WebAssembly
OPERAND_PCREL :
llvm::MCOI
OPERAND_REG_IMM_BF16 :
llvm::AMDGPU
OPERAND_REG_IMM_BF16_DEFERRED :
llvm::AMDGPU
OPERAND_REG_IMM_FIRST :
llvm::AMDGPU
OPERAND_REG_IMM_FP16 :
llvm::AMDGPU
OPERAND_REG_IMM_FP16_DEFERRED :
llvm::AMDGPU
OPERAND_REG_IMM_FP32 :
llvm::AMDGPU
OPERAND_REG_IMM_FP32_DEFERRED :
llvm::AMDGPU
OPERAND_REG_IMM_FP64 :
llvm::AMDGPU
OPERAND_REG_IMM_INT16 :
llvm::AMDGPU
OPERAND_REG_IMM_INT32 :
llvm::AMDGPU
OPERAND_REG_IMM_INT64 :
llvm::AMDGPU
OPERAND_REG_IMM_LAST :
llvm::AMDGPU
OPERAND_REG_IMM_V2BF16 :
llvm::AMDGPU
OPERAND_REG_IMM_V2FP16 :
llvm::AMDGPU
OPERAND_REG_IMM_V2FP32 :
llvm::AMDGPU
OPERAND_REG_IMM_V2INT16 :
llvm::AMDGPU
OPERAND_REG_IMM_V2INT32 :
llvm::AMDGPU
OPERAND_REG_INLINE_AC_BF16 :
llvm::AMDGPU
OPERAND_REG_INLINE_AC_FIRST :
llvm::AMDGPU
OPERAND_REG_INLINE_AC_FP16 :
llvm::AMDGPU
OPERAND_REG_INLINE_AC_FP32 :
llvm::AMDGPU
OPERAND_REG_INLINE_AC_FP64 :
llvm::AMDGPU
OPERAND_REG_INLINE_AC_INT16 :
llvm::AMDGPU
OPERAND_REG_INLINE_AC_INT32 :
llvm::AMDGPU
OPERAND_REG_INLINE_AC_LAST :
llvm::AMDGPU
OPERAND_REG_INLINE_AC_V2BF16 :
llvm::AMDGPU
OPERAND_REG_INLINE_AC_V2FP16 :
llvm::AMDGPU
OPERAND_REG_INLINE_AC_V2FP32 :
llvm::AMDGPU
OPERAND_REG_INLINE_AC_V2INT16 :
llvm::AMDGPU
OPERAND_REG_INLINE_AC_V2INT32 :
llvm::AMDGPU
OPERAND_REG_INLINE_C_BF16 :
llvm::AMDGPU
OPERAND_REG_INLINE_C_FIRST :
llvm::AMDGPU
OPERAND_REG_INLINE_C_FP16 :
llvm::AMDGPU
OPERAND_REG_INLINE_C_FP32 :
llvm::AMDGPU
OPERAND_REG_INLINE_C_FP64 :
llvm::AMDGPU
OPERAND_REG_INLINE_C_INT16 :
llvm::AMDGPU
OPERAND_REG_INLINE_C_INT32 :
llvm::AMDGPU
OPERAND_REG_INLINE_C_INT64 :
llvm::AMDGPU
OPERAND_REG_INLINE_C_LAST :
llvm::AMDGPU
OPERAND_REG_INLINE_C_V2BF16 :
llvm::AMDGPU
OPERAND_REG_INLINE_C_V2FP16 :
llvm::AMDGPU
OPERAND_REG_INLINE_C_V2FP32 :
llvm::AMDGPU
OPERAND_REG_INLINE_C_V2INT16 :
llvm::AMDGPU
OPERAND_REG_INLINE_C_V2INT32 :
llvm::AMDGPU
OPERAND_REGISTER :
llvm::MCOI
OPERAND_ROUNDING_CONTROL :
llvm::X86
OPERAND_RTZARG :
llvm::RISCVOp
OPERAND_RVKRNUM :
llvm::RISCVOp
OPERAND_RVKRNUM_0_7 :
llvm::RISCVOp
OPERAND_RVKRNUM_1_10 :
llvm::RISCVOp
OPERAND_RVKRNUM_2_14 :
llvm::RISCVOp
OPERAND_SDWA_VOPC_DST :
llvm::AMDGPU
OPERAND_SEW :
llvm::RISCVOp
OPERAND_SEW_MASK :
llvm::RISCVOp
OPERAND_SIGNATURE :
llvm::WebAssembly
OPERAND_SIMM10_LSB0000_NONZERO :
llvm::RISCVOp
OPERAND_SIMM12 :
llvm::RISCVOp
OPERAND_SIMM12_LSB00000 :
llvm::RISCVOp
OPERAND_SIMM5 :
llvm::RISCVOp
OPERAND_SIMM5_PLUS1 :
llvm::RISCVOp
OPERAND_SIMM6 :
llvm::RISCVOp
OPERAND_SIMM6_NONZERO :
llvm::RISCVOp
OPERAND_SPIMM :
llvm::RISCVOp
OPERAND_SRC_FIRST :
llvm::AMDGPU
OPERAND_SRC_LAST :
llvm::AMDGPU
OPERAND_TABLE :
llvm::WebAssembly
OPERAND_TAG :
llvm::WebAssembly
OPERAND_TYPEINDEX :
llvm::WebAssembly
OPERAND_UIMM1 :
llvm::RISCVOp
OPERAND_UIMM10_LSB00_NONZERO :
llvm::RISCVOp
OPERAND_UIMM11 :
llvm::RISCVOp
OPERAND_UIMM12 :
llvm::RISCVOp
OPERAND_UIMM16 :
llvm::RISCVOp
OPERAND_UIMM2 :
llvm::RISCVOp
OPERAND_UIMM20 :
llvm::RISCVOp
OPERAND_UIMM2_LSB0 :
llvm::RISCVOp
OPERAND_UIMM3 :
llvm::RISCVOp
OPERAND_UIMM32 :
llvm::RISCVOp
OPERAND_UIMM4 :
llvm::RISCVOp
OPERAND_UIMM48 :
llvm::RISCVOp
OPERAND_UIMM5 :
llvm::RISCVOp
OPERAND_UIMM5_LSB0 :
llvm::RISCVOp
OPERAND_UIMM5_NONZERO :
llvm::RISCVOp
OPERAND_UIMM6 :
llvm::RISCVOp
OPERAND_UIMM64 :
llvm::RISCVOp
OPERAND_UIMM6_LSB0 :
llvm::RISCVOp
OPERAND_UIMM7 :
llvm::RISCVOp
OPERAND_UIMM7_LSB00 :
llvm::RISCVOp
OPERAND_UIMM8 :
llvm::RISCVOp
OPERAND_UIMM8_GE32 :
llvm::RISCVOp
OPERAND_UIMM8_LSB00 :
llvm::RISCVOp
OPERAND_UIMM8_LSB000 :
llvm::RISCVOp
OPERAND_UIMM9_LSB000 :
llvm::RISCVOp
OPERAND_UIMMLOG2XLEN :
llvm::RISCVOp
OPERAND_UIMMLOG2XLEN_NONZERO :
llvm::RISCVOp
OPERAND_UNKNOWN :
llvm::MCOI
OPERAND_VEC_I16IMM :
llvm::WebAssembly
OPERAND_VEC_I32IMM :
llvm::WebAssembly
OPERAND_VEC_I64IMM :
llvm::WebAssembly
OPERAND_VEC_I8IMM :
llvm::WebAssembly
OPERAND_VEC_POLICY :
llvm::RISCVOp
OPERAND_VEC_RM :
llvm::RISCVOp
OPERAND_VPRED_N :
llvm::ARM
OPERAND_VPRED_R :
llvm::ARM
OPERAND_VTYPEI10 :
llvm::RISCVOp
OPERAND_VTYPEI11 :
llvm::RISCVOp
OPERAND_ZERO :
llvm::RISCVOp
OpMapMask :
llvm::X86II
OpMapShift :
llvm::X86II
OpPrefixMask :
llvm::X86II
OpPrefixShift :
llvm::X86II
OpSize16 :
llvm::X86II
OpSize32 :
llvm::X86II
OpSizeFixed :
llvm::X86II
OpSizeMask :
llvm::X86II
OpSizeShift :
llvm::X86II
Optional :
llvm::cl
OptionalDef :
llvm::MCOI
OR :
llvm::ISD
,
llvm::LPAC
,
llvm::M68kISD
,
llvm::X86ISD
OR_VL :
llvm::RISCVISD
ORC_B :
llvm::RISCVISD
ORDERING_ACQREL :
llvm::bitc
ORDERING_ACQUIRE :
llvm::bitc
ORDERING_MONOTONIC :
llvm::bitc
ORDERING_NOTATOMIC :
llvm::bitc
ORDERING_RELEASE :
llvm::bitc
ORDERING_SEQCST :
llvm::bitc
ORDERING_UNORDERED :
llvm::bitc
ORRi :
llvm::AArch64ISD
ORV_PRED :
llvm::AArch64ISD
OSH :
llvm::ARM_MB
OSHLD :
llvm::ARM_MB
OSHST :
llvm::ARM_MB
OtherModImm :
llvm
others_all :
llvm::sys::fs
others_exe :
llvm::sys::fs
others_read :
llvm::sys::fs
others_write :
llvm::sys::fs
owner_all :
llvm::sys::fs
owner_exe :
llvm::sys::fs
owner_read :
llvm::sys::fs
owner_write :
llvm::sys::fs
Generated on Mon Jan 20 2025 11:47:08 for LLVM by
1.9.6