Here is a list of all variables with links to the files they belong to:
- i -
- I32RegDecoderTable : VEDisassembler.cpp
 
- I32Regs : VEAsmParser.cpp
 
- I64RegDecoderTable : VEDisassembler.cpp
 
- IAWeight : AMDGPUPerfHintAnalysis.cpp
 
- IBM1047ToISO88591 : ConvertEBCDIC.cpp
 
- ICmpWithLibCallTable : BranchProbabilityInfo.cpp
 
- ICmpWithMinusOneTable : BranchProbabilityInfo.cpp
 
- ICmpWithOneTable : BranchProbabilityInfo.cpp
 
- ICmpWithZeroTable : BranchProbabilityInfo.cpp
 
- ICPAllowCandidateSkip : IndirectCallPromotion.cpp
 
- ICPAllowDecls : IndirectCallPromotion.cpp
 
- ICPAllowHotOnly : IndirectCallPromotion.cpp
 
- ICPCallOnly : IndirectCallPromotion.cpp
 
- ICPCSSkip : IndirectCallPromotion.cpp
 
- ICPCutOff : IndirectCallPromotion.cpp
 
- ICPDUMPAFTER : IndirectCallPromotion.cpp
 
- ICPIgnoredBaseTypes : IndirectCallPromotion.cpp
 
- ICPInvokeOnly : IndirectCallPromotion.cpp
 
- ICPLTOMode : IndirectCallPromotion.cpp
 
- ICPMaxNumVTableLastCandidate : IndirectCallPromotion.cpp
 
- ICPSamplePGOMode : IndirectCallPromotion.cpp
 
- ICPVTablePercentageThreshold : IndirectCallPromotion.cpp
 
- idiom : HexagonLoopIdiomRecognition.cpp
 
- idioms : HexagonLoopIdiomRecognition.cpp
 
- IfCvtBranchFold : IfConversion.cpp
 
- IfCvtFnStart : IfConversion.cpp
 
- IfCvtFnStop : IfConversion.cpp
 
- IfCvtLimit : IfConversion.cpp
 
- Ignore : ARMLowOverheadLoops.cpp
 
- IgnoreBBRegPressure : VLIWMachineScheduler.cpp
 
- IgnoreMissingDefs : RegAllocFast.cpp
 
- IgnoreTTIInlineCompatible : InlineCost.cpp
 
- II : NVVMIntrRange.cpp
 
- IID_IEnumSetupInstances : MSVCSetupApi.h
 
- IID_ISetupConfiguration : MSVCSetupApi.h
 
- IID_ISetupConfiguration2 : MSVCSetupApi.h
 
- IID_ISetupHelper : MSVCSetupApi.h
 
- IID_ISetupInstance : MSVCSetupApi.h
 
- IID_ISetupInstance2 : MSVCSetupApi.h
 
- IID_ISetupPackageReference : MSVCSetupApi.h
 
- iJIT_DLL_is_missing : jitprofiling.c
 
- ILPListDAGScheduler : ScheduleDAGRRList.cpp
 
- ILPMaxRegistry : MachineScheduler.cpp
 
- ILPMinRegistry : MachineScheduler.cpp
 
- ImageFormatArgMDType : R600OpenCLImageTypeLoweringPass.cpp
 
- ImageSectionCharacteristicNames : EnumTables.cpp
 
- ImageSizeArgMDType : R600OpenCLImageTypeLoweringPass.cpp
 
- Imm1Enc : AArch64MIPeepholeOpt.cpp
 
- Imm2Enc : AArch64MIPeepholeOpt.cpp
 
- impl : PlaceSafepoints.cpp
 
- ImplicationSearchThreshold : JumpThreading.cpp
 
- ImplicitAttrs : AMDGPUAttributor.cpp
 
- ImpliedFeatures64BIT : X86TargetParser.cpp
 
- ImpliedFeaturesADX : X86TargetParser.cpp
 
- ImpliedFeaturesAES : X86TargetParser.cpp
 
- ImpliedFeaturesAMX_AVX512 : X86TargetParser.cpp
 
- ImpliedFeaturesAMX_BF16 : X86TargetParser.cpp
 
- ImpliedFeaturesAMX_COMPLEX : X86TargetParser.cpp
 
- ImpliedFeaturesAMX_FP16 : X86TargetParser.cpp
 
- ImpliedFeaturesAMX_FP8 : X86TargetParser.cpp
 
- ImpliedFeaturesAMX_INT8 : X86TargetParser.cpp
 
- ImpliedFeaturesAMX_MOVRS : X86TargetParser.cpp
 
- ImpliedFeaturesAMX_TF32 : X86TargetParser.cpp
 
- ImpliedFeaturesAMX_TILE : X86TargetParser.cpp
 
- ImpliedFeaturesAVX : X86TargetParser.cpp
 
- ImpliedFeaturesAVX10_1 : X86TargetParser.cpp
 
- ImpliedFeaturesAVX10_1_512 : X86TargetParser.cpp
 
- ImpliedFeaturesAVX10_2 : X86TargetParser.cpp
 
- ImpliedFeaturesAVX10_2_512 : X86TargetParser.cpp
 
- ImpliedFeaturesAVX2 : X86TargetParser.cpp
 
- ImpliedFeaturesAVX5124FMAPS : X86TargetParser.cpp
 
- ImpliedFeaturesAVX5124VNNIW : X86TargetParser.cpp
 
- ImpliedFeaturesAVX512BF16 : X86TargetParser.cpp
 
- ImpliedFeaturesAVX512BITALG : X86TargetParser.cpp
 
- ImpliedFeaturesAVX512BW : X86TargetParser.cpp
 
- ImpliedFeaturesAVX512CD : X86TargetParser.cpp
 
- ImpliedFeaturesAVX512DQ : X86TargetParser.cpp
 
- ImpliedFeaturesAVX512F : X86TargetParser.cpp
 
- ImpliedFeaturesAVX512FP16 : X86TargetParser.cpp
 
- ImpliedFeaturesAVX512IFMA : X86TargetParser.cpp
 
- ImpliedFeaturesAVX512VBMI : X86TargetParser.cpp
 
- ImpliedFeaturesAVX512VBMI2 : X86TargetParser.cpp
 
- ImpliedFeaturesAVX512VL : X86TargetParser.cpp
 
- ImpliedFeaturesAVX512VNNI : X86TargetParser.cpp
 
- ImpliedFeaturesAVX512VP2INTERSECT : X86TargetParser.cpp
 
- ImpliedFeaturesAVX512VPOPCNTDQ : X86TargetParser.cpp
 
- ImpliedFeaturesAVXIFMA : X86TargetParser.cpp
 
- ImpliedFeaturesAVXNECONVERT : X86TargetParser.cpp
 
- ImpliedFeaturesAVXVNNI : X86TargetParser.cpp
 
- ImpliedFeaturesAVXVNNIINT16 : X86TargetParser.cpp
 
- ImpliedFeaturesAVXVNNIINT8 : X86TargetParser.cpp
 
- ImpliedFeaturesBMI : X86TargetParser.cpp
 
- ImpliedFeaturesBMI2 : X86TargetParser.cpp
 
- ImpliedFeaturesCCMP : X86TargetParser.cpp
 
- ImpliedFeaturesCF : X86TargetParser.cpp
 
- ImpliedFeaturesCLDEMOTE : X86TargetParser.cpp
 
- ImpliedFeaturesCLFLUSHOPT : X86TargetParser.cpp
 
- ImpliedFeaturesCLWB : X86TargetParser.cpp
 
- ImpliedFeaturesCLZERO : X86TargetParser.cpp
 
- ImpliedFeaturesCMOV : X86TargetParser.cpp
 
- ImpliedFeaturesCMPCCXADD : X86TargetParser.cpp
 
- ImpliedFeaturesCMPXCHG16B : X86TargetParser.cpp
 
- ImpliedFeaturesCMPXCHG8B : X86TargetParser.cpp
 
- ImpliedFeaturesCRC32 : X86TargetParser.cpp
 
- ImpliedFeaturesDUMMYFEATURE1 : X86TargetParser.cpp
 
- ImpliedFeaturesDUMMYFEATURE2 : X86TargetParser.cpp
 
- ImpliedFeaturesEGPR : X86TargetParser.cpp
 
- ImpliedFeaturesENQCMD : X86TargetParser.cpp
 
- ImpliedFeaturesEVEX512 : X86TargetParser.cpp
 
- ImpliedFeaturesF16C : X86TargetParser.cpp
 
- ImpliedFeaturesFMA : X86TargetParser.cpp
 
- ImpliedFeaturesFMA4 : X86TargetParser.cpp
 
- ImpliedFeaturesFSGSBASE : X86TargetParser.cpp
 
- ImpliedFeaturesFXSR : X86TargetParser.cpp
 
- ImpliedFeaturesGFNI : X86TargetParser.cpp
 
- ImpliedFeaturesHRESET : X86TargetParser.cpp
 
- ImpliedFeaturesINVPCID : X86TargetParser.cpp
 
- ImpliedFeaturesKL : X86TargetParser.cpp
 
- ImpliedFeaturesLVI_CFI : X86TargetParser.cpp
 
- ImpliedFeaturesLVI_LOAD_HARDENING : X86TargetParser.cpp
 
- ImpliedFeaturesLWP : X86TargetParser.cpp
 
- ImpliedFeaturesLZCNT : X86TargetParser.cpp
 
- ImpliedFeaturesMMX : X86TargetParser.cpp
 
- ImpliedFeaturesMOVBE : X86TargetParser.cpp
 
- ImpliedFeaturesMOVDIR64B : X86TargetParser.cpp
 
- ImpliedFeaturesMOVDIRI : X86TargetParser.cpp
 
- ImpliedFeaturesMOVRS : X86TargetParser.cpp
 
- ImpliedFeaturesMWAITX : X86TargetParser.cpp
 
- ImpliedFeaturesNDD : X86TargetParser.cpp
 
- ImpliedFeaturesNF : X86TargetParser.cpp
 
- ImpliedFeaturesPCLMUL : X86TargetParser.cpp
 
- ImpliedFeaturesPCONFIG : X86TargetParser.cpp
 
- ImpliedFeaturesPKU : X86TargetParser.cpp
 
- ImpliedFeaturesPOPCNT : X86TargetParser.cpp
 
- ImpliedFeaturesPPX : X86TargetParser.cpp
 
- ImpliedFeaturesPREFETCHI : X86TargetParser.cpp
 
- ImpliedFeaturesPRFCHW : X86TargetParser.cpp
 
- ImpliedFeaturesPTWRITE : X86TargetParser.cpp
 
- ImpliedFeaturesPush2Pop2 : X86TargetParser.cpp
 
- ImpliedFeaturesRAOINT : X86TargetParser.cpp
 
- ImpliedFeaturesRDPID : X86TargetParser.cpp
 
- ImpliedFeaturesRDPRU : X86TargetParser.cpp
 
- ImpliedFeaturesRDRND : X86TargetParser.cpp
 
- ImpliedFeaturesRDSEED : X86TargetParser.cpp
 
- ImpliedFeaturesRETPOLINE_EXTERNAL_THUNK : X86TargetParser.cpp
 
- ImpliedFeaturesRETPOLINE_INDIRECT_BRANCHES : X86TargetParser.cpp
 
- ImpliedFeaturesRETPOLINE_INDIRECT_CALLS : X86TargetParser.cpp
 
- ImpliedFeaturesRTM : X86TargetParser.cpp
 
- ImpliedFeaturesSAHF : X86TargetParser.cpp
 
- ImpliedFeaturesSERIALIZE : X86TargetParser.cpp
 
- ImpliedFeaturesSGX : X86TargetParser.cpp
 
- ImpliedFeaturesSHA : X86TargetParser.cpp
 
- ImpliedFeaturesSHA512 : X86TargetParser.cpp
 
- ImpliedFeaturesSHSTK : X86TargetParser.cpp
 
- ImpliedFeaturesSM3 : X86TargetParser.cpp
 
- ImpliedFeaturesSM4 : X86TargetParser.cpp
 
- ImpliedFeaturesSSE : X86TargetParser.cpp
 
- ImpliedFeaturesSSE2 : X86TargetParser.cpp
 
- ImpliedFeaturesSSE3 : X86TargetParser.cpp
 
- ImpliedFeaturesSSE4_1 : X86TargetParser.cpp
 
- ImpliedFeaturesSSE4_2 : X86TargetParser.cpp
 
- ImpliedFeaturesSSE4_A : X86TargetParser.cpp
 
- ImpliedFeaturesSSSE3 : X86TargetParser.cpp
 
- ImpliedFeaturesTBM : X86TargetParser.cpp
 
- ImpliedFeaturesTSXLDTRK : X86TargetParser.cpp
 
- ImpliedFeaturesUINTR : X86TargetParser.cpp
 
- ImpliedFeaturesUSERMSR : X86TargetParser.cpp
 
- ImpliedFeaturesVAES : X86TargetParser.cpp
 
- ImpliedFeaturesVPCLMULQDQ : X86TargetParser.cpp
 
- ImpliedFeaturesVZEROUPPER : X86TargetParser.cpp
 
- ImpliedFeaturesWAITPKG : X86TargetParser.cpp
 
- ImpliedFeaturesWBNOINVD : X86TargetParser.cpp
 
- ImpliedFeaturesWIDEKL : X86TargetParser.cpp
 
- ImpliedFeaturesX87 : X86TargetParser.cpp
 
- ImpliedFeaturesXOP : X86TargetParser.cpp
 
- ImpliedFeaturesXSAVE : X86TargetParser.cpp
 
- ImpliedFeaturesXSAVEC : X86TargetParser.cpp
 
- ImpliedFeaturesXSAVEOPT : X86TargetParser.cpp
 
- ImpliedFeaturesXSAVES : X86TargetParser.cpp
 
- ImpliedFeaturesZU : X86TargetParser.cpp
 
- ImportConstantsWithRefs : ModuleSummaryIndex.cpp
 
- ImportFullTypeDefinitions : MetadataLoader.cpp
 
- inc_threshold : MachineCombiner.cpp
 
- InclDefaultMsg : MLInlineAdvisor.cpp
 
- IncludeDirs : Main.cpp
 
- IncludeEmptyOpt : PGOCtxProfWriter.cpp
 
- IndexedCodeGenDataReadFunctionMapNames : CodeGenDataReader.cpp
 
- IndexFilePrefix : OnDiskGraphDB.cpp
 
- IndexTableName : OnDiskGraphDB.cpp
 
- IndexThreshold : BitcodeWriter.cpp
 
- IndirectBranchTracking : X86IndirectBranchTracking.cpp, X86ISelDAGToDAG.cpp
 
- IndirectCallSpecializationThreshold : AMDGPUAttributor.cpp
 
- Info : CSEInfo.cpp
 
- info : LazyValueInfo.cpp
 
- Information : LoopInfo.cpp, WebAssemblyExceptionInfo.cpp
 
- infoTable : COFFDirectiveParser.cpp
 
- InitializeDefaultRegisterAllocatorFlag : TargetPassConfig.cpp
 
- inline : AlwaysInliner.cpp
 
- InlineAllViableCalls : InlineCost.cpp
 
- InlineAsmInstrCost : InlineCost.cpp
 
- InlineCallerSupersetNoBuiltin : InlineCost.cpp
 
- InlineCallPenaltyChangeSM : AArch64TargetTransformInfo.cpp
 
- InlineDeferralScale : InlineAdvisor.cpp
 
- InlineEnableCostBenefitAnalysis : InlineCost.cpp
 
- InlineMaxBB : AMDGPUTargetTransformInfo.cpp
 
- InlinerAttributeWindow : InlineFunction.cpp
 
- InlineRemarkAttribute : InlineAdvisor.cpp
 
- InlineSavingsMultiplier : InlineCost.cpp
 
- InlineSavingsProfitableMultiplier : InlineCost.cpp
 
- InlineSizeAllowance : InlineCost.cpp
 
- InlineThreshold : InlineCost.cpp
 
- InputBBLimit : LiveDebugValues.cpp
 
- InputDbgValueLimit : LiveDebugValues.cpp
 
- InputFilename : Main.cpp
 
- InsertAssertAlign : SelectionDAGBuilder.cpp
 
- InsertAssumesOfPredicatedGuardsConditions : LoopPredication.cpp
 
- InsnMatchTable : SystemZAsmParser.cpp
 
- InsnsCost : LoopStrengthReduce.cpp
 
- instcombine : InstructionCombining.cpp
 
- InstCombiner : MachineCombiner.cpp
 
- InstrCost : InlineCost.cpp
 
- InstrCount : DFAPacketizer.cpp
 
- InstrLimit : DFAPacketizer.cpp
 
- InstructionEncodings : HexagonDepMask.h
 
- instructions : AtomicExpandPass.cpp, InstructionSelect.cpp, IndirectBrExpandPass.cpp, InterleavedLoadCombinePass.cpp, AArch64PostSelectOptimize.cpp, SILateBranchLowering.cpp, SILowerSGPRSpills.cpp, HexagonGenExtract.cpp, HexagonGenInsert.cpp, InstructionCombining.cpp, InstSimplifyPass.cpp, SpeculativeExecution.cpp
 
- instrument : EntryExitInstrumenter.cpp
 
- instrumentation : XRayInstrumentation.cpp
 
- instsimplify : InstSimplifyPass.cpp
 
- IntAssociationUpperLimit : LICM.cpp
 
- InteractiveChannelBaseName : MLInlineAdvisor.cpp, MLRegAllocEvictAdvisor.cpp, MLRegAllocPriorityAdvisor.cpp
 
- InteractiveIncludeDefault : MLInlineAdvisor.cpp
 
- InterleaveIntrinsics : Intrinsics.cpp
 
- InternalizeSymbols : AMDGPUTargetMachine.cpp
 
- InterpolationModeNames : DXContainer.cpp
 
- IntPairDecoderTable : SparcDisassembler.cpp
 
- IntPairRegs : SparcAsmParser.cpp
 
- IntraSCCCostMultiplier : Inliner.cpp
 
- IntRegDecoderTable : SparcDisassembler.cpp
 
- IntRegs : SparcAsmParser.cpp, XtensaISelLowering.cpp
 
- IntrinsicCost : CostModel.cpp
 
- IntrinsicInline : Mips16HardFloat.cpp
 
- intrinsics : ExpandReductions.cpp, InterleavedAccessPass.cpp, ARMParallelDSP.cpp, ScalarizeMaskedMemIntrin.cpp
 
- InvalidCycle : MachineScheduler.cpp
 
- InvalidIndex : VectorCombine.cpp
 
- IR : Legalizer.cpp
 
- ir : SafepointIRVerifier.cpp
 
- IR2VecVocabFile : InlineAdvisor.cpp
 
- IRDumpDirectory : StandardInstrumentations.cpp
 
- irreducible : FixIrreducible.cpp
 
- IsCombinesDisabled : HexagonCopyToCombine.cpp
 
- IsConst64Disabled : HexagonCopyToCombine.cpp
 
- IsDead : SILowerControlFlow.cpp
 
- isel : AMDGPUISelDAGToDAG.cpp
 
- IsFreeTruncation : X86PartialReduction.cpp
 
- ISHeuristic : SelectionDAGISel.cpp
 
- ISO88591ToIBM1047 : ConvertEBCDIC.cpp
 
- IT : ARMSubtarget.cpp
 
- IterativeGCNMaxOccupancySchedRegistry : AMDGPUTargetMachine.cpp
 
- IV : blake3_impl.h