Here is a list of all namespace enum values with links to the namespace documentation for each enum value:
- b -
- B128 : llvm::AMDGPU
 
- B256 : llvm::AMDGPU
 
- B32 : llvm::AMDGPU
 
- B4E : llvm::NVPTX::PTXPrmtMode
 
- B512 : llvm::AMDGPU
 
- B64 : llvm::AMDGPU
 
- B96 : llvm::AMDGPU
 
- bad_am_submode : llvm::ARM_AM
 
- BANG_OPERATOR_FIRST : llvm::tgtok
 
- BANG_OPERATOR_LAST : llvm::tgtok
 
- bar : llvm::lltok
 
- BARRIER : llvm::HexagonISD
 
- Barrier : llvm::MCID
 
- BARRIER_SCOPE_WORKGROUP : llvm::AMDGPU::Barrier
 
- Base : llvm::sampleprof
 
- BASE_MASK : llvm::NVPTX::PTXCvtMode
 
- BASE_RELOCATION_TABLE : llvm::COFF
 
- BaseAAPCS : llvm::ARMBuildAttrs
 
- BaseImmOffset : llvm::HexagonII
 
- BaseLongOffset : llvm::HexagonII
 
- BaseRegOffset : llvm::HexagonII
 
- BasicBlock : llvm::ISD
 
- BCAST15 : llvm::AMDGPU::DPP
 
- BCAST31 : llvm::AMDGPU::DPP
 
- BCC_i64 : llvm::ARMISD
 
- BCTR : llvm::object
 
- BCTRL : llvm::PPCISD
 
- BCTRL_LOAD_TOC : llvm::PPCISD
 
- BCTRL_LOAD_TOC_RM : llvm::PPCISD
 
- BCTRL_RM : llvm::PPCISD
 
- BDNZ : llvm::PPCISD
 
- BDZ : llvm::PPCISD
 
- BeforeLegalizeTypes : llvm
 
- BEXTR : llvm::X86ISD
 
- BEXTRI : llvm, llvm::X86ISD
 
- BFE_I32 : llvm::AMDGPUISD
 
- BFE_U32 : llvm::AMDGPUISD
 
- BFI : llvm::AMDGPUISD, llvm::ARMISD, llvm::NVPTXISD
 
- BFM : llvm::AMDGPUISD
 
- Bidirectional : llvm::MISched
 
- BigPIC : llvm::PICLevel
 
- BinaryIntVal : llvm::tgtok
 
- BIND_IMMEDIATE_MASK : llvm::MachO
 
- BIND_OPCODE_ADD_ADDR_ULEB : llvm::MachO
 
- BIND_OPCODE_DO_BIND : llvm::MachO
 
- BIND_OPCODE_DO_BIND_ADD_ADDR_IMM_SCALED : llvm::MachO
 
- BIND_OPCODE_DO_BIND_ADD_ADDR_ULEB : llvm::MachO
 
- BIND_OPCODE_DO_BIND_ULEB_TIMES_SKIPPING_ULEB : llvm::MachO
 
- BIND_OPCODE_DONE : llvm::MachO
 
- BIND_OPCODE_MASK : llvm::MachO
 
- BIND_OPCODE_SET_ADDEND_SLEB : llvm::MachO
 
- BIND_OPCODE_SET_DYLIB_ORDINAL_IMM : llvm::MachO
 
- BIND_OPCODE_SET_DYLIB_ORDINAL_ULEB : llvm::MachO
 
- BIND_OPCODE_SET_DYLIB_SPECIAL_IMM : llvm::MachO
 
- BIND_OPCODE_SET_SEGMENT_AND_OFFSET_ULEB : llvm::MachO
 
- BIND_OPCODE_SET_SYMBOL_TRAILING_FLAGS_IMM : llvm::MachO
 
- BIND_OPCODE_SET_TYPE_IMM : llvm::MachO
 
- BIND_SPECIAL_DYLIB_FLAT_LOOKUP : llvm::MachO
 
- BIND_SPECIAL_DYLIB_MAIN_EXECUTABLE : llvm::MachO
 
- BIND_SPECIAL_DYLIB_SELF : llvm::MachO
 
- BIND_SPECIAL_DYLIB_WEAK_LOOKUP : llvm::MachO
 
- BIND_SYMBOL_FLAGS_NON_WEAK_DEFINITION : llvm::MachO
 
- BIND_SYMBOL_FLAGS_WEAK_IMPORT : llvm::MachO
 
- BIND_TYPE_POINTER : llvm::MachO
 
- BIND_TYPE_TEXT_ABSOLUTE32 : llvm::MachO
 
- BIND_TYPE_TEXT_PCREL32 : llvm::MachO
 
- BINOP_ADD : llvm::bitc
 
- BINOP_AND : llvm::bitc
 
- BINOP_ASHR : llvm::bitc
 
- BINOP_LSHR : llvm::bitc
 
- BINOP_MUL : llvm::bitc
 
- BINOP_OR : llvm::bitc
 
- BINOP_SDIV : llvm::bitc
 
- BINOP_SHL : llvm::bitc
 
- BINOP_SREM : llvm::bitc
 
- BINOP_SUB : llvm::bitc
 
- BINOP_UDIV : llvm::bitc
 
- BINOP_UREM : llvm::bitc
 
- BINOP_XOR : llvm::bitc
 
- Bit : llvm::tgtok
 
- Bitcast : llvm::LegacyLegalizeActions, llvm::LegalizeActions, llvm::MCID
 
- BITCODE_CURRENT_EPOCH : llvm::bitc
 
- BITMASK_AND_SHIFT : llvm::AMDGPU::Swizzle
 
- BITMASK_MASK : llvm::AMDGPU::Swizzle
 
- BITMASK_MAX : llvm::AMDGPU::Swizzle
 
- BITMASK_OR_SHIFT : llvm::AMDGPU::Swizzle
 
- BITMASK_PERM_ENC : llvm::AMDGPU::Swizzle
 
- BITMASK_PERM_ENC_MASK : llvm::AMDGPU::Swizzle
 
- BITMASK_WIDTH : llvm::AMDGPU::Swizzle
 
- BITMASK_XOR_SHIFT : llvm::AMDGPU::Swizzle
 
- BITREV_4B : llvm::LoongArchISD
 
- BITREV_8B : llvm::LoongArchISD
 
- BITREV_W : llvm::LoongArchISD
 
- BITREVERSE : llvm::ISD
 
- Bits : llvm::tgtok
 
- Bits1 : llvm::M68kBeads
 
- Bits2 : llvm::M68kBeads
 
- Bits3 : llvm::M68kBeads
 
- Bits4 : llvm::M68kBeads
 
- BLENDI : llvm::X86ISD
 
- BLENDV : llvm, llvm::X86ISD
 
- Block : llvm::NVPTX
 
- BlockAddress : llvm::ISD
 
- BlockIDWidth : llvm::bitc
 
- BLOCKINFO_BLOCK_ID : llvm::bitc
 
- BLOCKINFO_CODE_BLOCKNAME : llvm::bitc
 
- BLOCKINFO_CODE_SETBID : llvm::bitc
 
- BLOCKINFO_CODE_SETRECORDNAME : llvm::bitc
 
- BlockLatencyRegUsage : llvm
 
- BlockRegUsage : llvm
 
- BlockRegUsageLatency : llvm
 
- BlockSizeWidth : llvm::bitc
 
- Bool : llvm::pdb
 
- BORROW : llvm::AMDGPUISD
 
- BottomUp : llvm::MISched
 
- BOU_FALSE : llvm::cl
 
- BOU_TRUE : llvm::cl
 
- BOU_UNSET : llvm::cl
 
- BOUND_IMPORT : llvm::COFF
 
- BP_DI : llvm::X86
 
- BP_SI : llvm::X86
 
- BPFFieldRelocSize : llvm::BTF
 
- BPFFuncInfoSize : llvm::BTF
 
- BPFLineInfoSize : llvm::BTF
 
- BR2_JT : llvm::ARMISD
 
- BR_CC : llvm::BPFISD, llvm::LoongArchISD
 
- BR_CCMASK : llvm::SystemZISD
 
- BR_HINT_MASK : llvm::PPC
 
- BR_JT : llvm::ARMISD, llvm::XtensaISD
 
- BR_NO_HINT : llvm::PPC
 
- BR_NONTAKEN_HINT : llvm::PPC
 
- BR_TAKEN_HINT : llvm::PPC
 
- Branch : llvm::MCID
 
- Branch16PCRel : llvm::jitlink::loongarch
 
- Branch21PCRel : llvm::jitlink::loongarch
 
- Branch26PCRel : llvm::jitlink::aarch64, llvm::jitlink::loongarch
 
- BRANCH_COND : llvm::AMDGPUISD
 
- BRANCH_F : llvm::Mips
 
- BRANCH_FL : llvm::Mips
 
- BRANCH_INVALID : llvm::Mips
 
- BRANCH_T : llvm::Mips
 
- BRANCH_TL : llvm::Mips
 
- BranchC : llvm::SystemZII
 
- BranchCG : llvm::SystemZII
 
- BranchCL : llvm::SystemZII
 
- BranchCLG : llvm::SystemZII
 
- BranchCT : llvm::SystemZII
 
- BranchCTG : llvm::SystemZII
 
- BranchNormal : llvm::SystemZII
 
- BranchPCRel32 : llvm::jitlink::x86, llvm::jitlink::x86_64
 
- BranchPCRel32ToPtrJumpStub : llvm::jitlink::x86, llvm::jitlink::x86_64
 
- BranchPCRel32ToPtrJumpStubBypassable : llvm::jitlink::x86, llvm::jitlink::x86_64
 
- BranchTarget : llvm::MCOI
 
- BRCOND : llvm::ARMISD, llvm::LoongArchISD, llvm::X86ISD
 
- BREAK : llvm::LoongArchISD
 
- BREQ : llvm::ARCCC
 
- BrFrm : llvm::ARMII
 
- BRGE : llvm::ARCCC
 
- BRHS : llvm::ARCCC
 
- BRLO : llvm::ARCCC
 
- BRLT : llvm::ARCCC
 
- BrMiscFrm : llvm::ARMII
 
- BRNE : llvm::ARCCC
 
- BrxEnd : llvm::NVPTXISD
 
- BrxItem : llvm::NVPTXISD
 
- BrxStart : llvm::NVPTXISD
 
- BSF : llvm::X86ISD
 
- BSF_Append : llvm
 
- BSF_None : llvm
 
- BSF_Write : llvm
 
- BSR : llvm::X86ISD
 
- BSTRINS : llvm::LoongArchISD
 
- BSTRPICK : llvm::LoongArchISD
 
- BSWAP : llvm::ISD
 
- BT : llvm::X86ISD
 
- BTF_TYPE_ID_LOCAL : llvm::BTF
 
- BTF_TYPE_ID_REMOTE : llvm::BTF
 
- BTFArraySize : llvm::BTF
 
- BTFDataSecVarSize : llvm::BTF
 
- BTFEnum64Size : llvm::BTF
 
- BTFEnumSize : llvm::BTF
 
- BTFMemberSize : llvm::BTF
 
- BTFParamSize : llvm::BTF
 
- BTI_extension : llvm::ARMBuildAttrs
 
- BTI_use : llvm::ARMBuildAttrs
 
- BTINotUsed : llvm::ARMBuildAttrs
 
- BTIUsed : llvm::ARMBuildAttrs
 
- BUFFER_ATOMIC_ADD : llvm::AMDGPUISD
 
- BUFFER_ATOMIC_AND : llvm::AMDGPUISD
 
- BUFFER_ATOMIC_CMPSWAP : llvm::AMDGPUISD
 
- BUFFER_ATOMIC_COND_SUB_U32 : llvm::AMDGPUISD
 
- BUFFER_ATOMIC_CSUB : llvm::AMDGPUISD
 
- BUFFER_ATOMIC_DEC : llvm::AMDGPUISD
 
- BUFFER_ATOMIC_FADD : llvm::AMDGPUISD
 
- BUFFER_ATOMIC_FMAX : llvm::AMDGPUISD
 
- BUFFER_ATOMIC_FMIN : llvm::AMDGPUISD
 
- BUFFER_ATOMIC_INC : llvm::AMDGPUISD
 
- BUFFER_ATOMIC_OR : llvm::AMDGPUISD
 
- BUFFER_ATOMIC_SMAX : llvm::AMDGPUISD
 
- BUFFER_ATOMIC_SMIN : llvm::AMDGPUISD
 
- BUFFER_ATOMIC_SUB : llvm::AMDGPUISD
 
- BUFFER_ATOMIC_SWAP : llvm::AMDGPUISD
 
- BUFFER_ATOMIC_UMAX : llvm::AMDGPUISD
 
- BUFFER_ATOMIC_UMIN : llvm::AMDGPUISD
 
- BUFFER_ATOMIC_XOR : llvm::AMDGPUISD
 
- BUFFER_FAT_POINTER : llvm::AMDGPUAS
 
- BUFFER_LOAD : llvm::AMDGPUISD
 
- BUFFER_LOAD_BYTE : llvm::AMDGPUISD
 
- BUFFER_LOAD_BYTE_TFE : llvm::AMDGPUISD
 
- BUFFER_LOAD_FORMAT : llvm::AMDGPUISD
 
- BUFFER_LOAD_FORMAT_D16 : llvm::AMDGPUISD
 
- BUFFER_LOAD_FORMAT_TFE : llvm::AMDGPUISD
 
- BUFFER_LOAD_SHORT : llvm::AMDGPUISD
 
- BUFFER_LOAD_SHORT_TFE : llvm::AMDGPUISD
 
- BUFFER_LOAD_TFE : llvm::AMDGPUISD
 
- BUFFER_LOAD_UBYTE : llvm::AMDGPUISD
 
- BUFFER_LOAD_UBYTE_TFE : llvm::AMDGPUISD
 
- BUFFER_LOAD_USHORT : llvm::AMDGPUISD
 
- BUFFER_LOAD_USHORT_TFE : llvm::AMDGPUISD
 
- BUFFER_RESOURCE : llvm::AMDGPUAS
 
- BUFFER_STORE : llvm::AMDGPUISD
 
- BUFFER_STORE_BYTE : llvm::AMDGPUISD
 
- BUFFER_STORE_FORMAT : llvm::AMDGPUISD
 
- BUFFER_STORE_FORMAT_D16 : llvm::AMDGPUISD
 
- BUFFER_STORE_SHORT : llvm::AMDGPUISD
 
- BUFFER_STRIDED_POINTER : llvm::AMDGPUAS
 
- BUILD_FP128 : llvm::PPCISD
 
- BUILD_PAIR : llvm::ISD
 
- BUILD_PAIR_F64 : llvm::LoongArchISD
 
- BUILD_SPE64 : llvm::PPCISD
 
- BUILD_VECTOR : llvm::ARMISD, llvm::ISD, llvm::NVPTXISD
 
- BUILD_VERTICAL_VECTOR : llvm::AMDGPUISD
 
- BuildPairF64 : llvm::MipsISD
 
- BUILTIN_OP_END : llvm::ISD
 
- BWH_CPUTypeField : llvm
 
- BWH_HeaderSize : llvm
 
- BWH_MagicField : llvm
 
- BWH_OffsetField : llvm
 
- BWH_SizeField : llvm
 
- BWH_VersionField : llvm
 
- BX_DI : llvm::X86
 
- BX_SI : llvm::X86
 
- BYTE_0 : llvm::AMDGPU::SDWA
 
- BYTE_1 : llvm::AMDGPU::SDWA
 
- BYTE_2 : llvm::AMDGPU::SDWA
 
- BYTE_3 : llvm::AMDGPU::SDWA
 
- BYTE_MASK : llvm::SystemZISD
 
- ByteAccess : llvm::HexagonII
 
- ByteAlignment : llvm::LCOMM
 
- BZHI : llvm::X86ISD