- f -
- F : llvm::ARM_PROC
- F4E : llvm::NVPTX::PTXPrmtMode
- F_DEP_1 : llvm::XCOFF
- F_DEP_2 : llvm::XCOFF
- F_DSA : llvm::XCOFF
- F_DYNLOAD : llvm::XCOFF
- F_EXEC : llvm::XCOFF
- F_FDPR_OPTI : llvm::XCOFF
- F_FDPR_PROF : llvm::XCOFF
- F_LNNO : llvm::XCOFF
- F_LOADONLY : llvm::XCOFF
- F_LPDATA : llvm::XCOFF
- F_LPTEXT : llvm::XCOFF
- F_LSYMS : llvm::XCOFF
- F_RELFLG : llvm::XCOFF
- F_SHROBJ : llvm::XCOFF
- F_VARPG : llvm::XCOFF
- FA_Read : llvm::sys::fs
- FA_Write : llvm::sys::fs
- FABS : llvm::ISD
- FAbs : llvm::MipsISD
- FABS_MERGE_PASSTHRU : llvm::AArch64ISD
- FABS_VL : llvm::RISCVISD
- FACOS : llvm::ISD
- FADD : llvm::ISD
- FADD_PRED : llvm::AArch64ISD
- FADD_RND : llvm::X86ISD
- FADD_VL : llvm::RISCVISD
- FADDA_PRED : llvm::AArch64ISD
- FADDRTZ : llvm::PPCISD
- FADDS : llvm::X86ISD
- FADDS_RND : llvm::X86ISD
- FADDV_PRED : llvm::AArch64ISD
- FAKE_USE : llvm::ISD
- FalseLanesMask : llvm::AArch64
- FalseLanesUndef : llvm::AArch64
- FalseLanesZero : llvm::AArch64
- FalseVal : llvm::tgtok
- FAND : llvm::X86ISD
- FANDN : llvm::X86ISD
- FASIN : llvm::ISD
- Fast : llvm::CallingConv, llvm::FPOpFusion, llvm::Sched
- FAT_CIGAM : llvm::MachO
- FAT_CIGAM_64 : llvm::MachO
- FAT_MAGIC : llvm::MachO
- FAT_MAGIC_64 : llvm::MachO
- FATAN : llvm::ISD
- FATAN2 : llvm::ISD
- FC : R600_InstFlag
- FC_ExternC : llvm::ms_demangle
- FC_Far : llvm::ms_demangle
- FC_Global : llvm::ms_demangle
- FC_None : llvm::ms_demangle
- FC_NoParameterList : llvm::ms_demangle
- FC_Private : llvm::ms_demangle
- FC_Protected : llvm::ms_demangle
- FC_Public : llvm::ms_demangle
- FC_Static : llvm::ms_demangle
- FC_StaticThisAdjust : llvm::ms_demangle
- FC_Virtual : llvm::ms_demangle
- FC_VirtualThisAdjust : llvm::ms_demangle
- FC_VirtualThisAdjustEx : llvm::ms_demangle
- fcAllFlags : llvm
- FCANONICALIZE : llvm::ISD
- FCBRT : llvm::ISD
- FCC_A : llvm::SPCC
- FCC_BEGIN : llvm::SPCC
- FCC_E : llvm::SPCC
- FCC_G : llvm::SPCC
- FCC_GE : llvm::SPCC
- FCC_L : llvm::SPCC
- FCC_LE : llvm::SPCC
- FCC_LG : llvm::SPCC
- FCC_N : llvm::SPCC
- FCC_NE : llvm::SPCC
- FCC_O : llvm::SPCC
- FCC_U : llvm::SPCC
- FCC_UE : llvm::SPCC
- FCC_UG : llvm::SPCC
- FCC_UGE : llvm::SPCC
- FCC_UL : llvm::SPCC
- FCC_ULE : llvm::SPCC
- FCCMP : llvm::AArch64ISD
- FCEIL : llvm::ISD
- FCEIL_MERGE_PASSTHRU : llvm::AArch64ISD
- FCFID : llvm::PPCISD
- FCFIDS : llvm::PPCISD
- FCFIDU : llvm::PPCISD
- FCFIDUS : llvm::PPCISD
- fcFinite : llvm
- fcInf : llvm
- FCLASS : llvm::RISCVISD
- FCLASS_VL : llvm::RISCVISD
- FClassMaskNegativeInfinity : llvm::Mips
- FClassMaskNegativeNormal : llvm::Mips
- FClassMaskNegativeSubnormal : llvm::Mips
- FClassMaskNegativeZero : llvm::Mips
- FClassMaskPositiveInfinity : llvm::Mips
- FClassMaskPositiveNormal : llvm::Mips
- FClassMaskPositiveSubnormal : llvm::Mips
- FClassMaskPositiveZero : llvm::Mips
- FClassMaskQuietNaN : llvm::Mips
- FClassMaskSignalingNaN : llvm::Mips
- FCMEQ : llvm::AArch64ISD
- FCMEQz : llvm::AArch64ISD
- FCMGE : llvm::AArch64ISD
- FCMGEz : llvm::AArch64ISD
- FCMGT : llvm::AArch64ISD
- FCMGTz : llvm::AArch64ISD
- FCMLEz : llvm::AArch64ISD
- FCMLTz : llvm::AArch64ISD
- FCMP : llvm::AArch64ISD, llvm::SystemZISD, llvm::X86ISD
- fcNan : llvm
- fcNegative : llvm
- fcNegFinite : llvm
- fcNegInf : llvm
- fcNegNormal : llvm
- fcNegSubnormal : llvm
- fcNegZero : llvm
- fcNone : llvm
- fcNormal : llvm
- FCOND_F : llvm::Mips
- FCOND_GE : llvm::Mips
- FCOND_GL : llvm::Mips
- FCOND_GLE : llvm::Mips
- FCOND_GT : llvm::Mips
- FCOND_LE : llvm::Mips
- FCOND_LT : llvm::Mips
- FCOND_NGE : llvm::Mips
- FCOND_NGL : llvm::Mips
- FCOND_NGLE : llvm::Mips
- FCOND_NGT : llvm::Mips
- FCOND_NLE : llvm::Mips
- FCOND_NLT : llvm::Mips
- FCOND_OEQ : llvm::Mips
- FCOND_OGE : llvm::Mips
- FCOND_OGT : llvm::Mips
- FCOND_OLE : llvm::Mips
- FCOND_OLT : llvm::Mips
- FCOND_ONE : llvm::Mips
- FCOND_OR : llvm::Mips
- FCOND_SEQ : llvm::Mips
- FCOND_SF : llvm::Mips
- FCOND_SNE : llvm::Mips
- FCOND_ST : llvm::Mips
- FCOND_T : llvm::Mips
- FCOND_UEQ : llvm::Mips
- FCOND_UGE : llvm::Mips
- FCOND_UGT : llvm::Mips
- FCOND_ULE : llvm::Mips
- FCOND_ULT : llvm::Mips
- FCOND_UN : llvm::Mips
- FCOND_UNE : llvm::Mips
- FCOPYSIGN : llvm::ISD, llvm::NVPTXISD
- FCOPYSIGN_VL : llvm::RISCVISD
- FCOS : llvm::ISD
- FCOSH : llvm::ISD
- fcPosFinite : llvm
- fcPosInf : llvm
- fcPositive : llvm
- fcPosNormal : llvm
- fcPosSubnormal : llvm
- fcPosZero : llvm
- fcQNan : llvm
- fcSNan : llvm
- fcSubnormal : llvm
- FCTIDUZ : llvm::PPCISD
- FCTIDZ : llvm::PPCISD
- FCTIWUZ : llvm::PPCISD
- FCTIWZ : llvm::PPCISD
- FCVT_W_RV64 : llvm::RISCVISD
- FCVT_WU_RV64 : llvm::RISCVISD
- FCVT_X : llvm::RISCVISD
- FCVT_XU : llvm::RISCVISD
- FCVTX_MERGE_PASSTHRU : llvm::AArch64ISD
- FCVTXN : llvm::AArch64ISD
- FCVTZS_MERGE_PASSTHRU : llvm::AArch64ISD
- FCVTZU_MERGE_PASSTHRU : llvm::AArch64ISD
- fcZero : llvm
- FDIV : llvm::ISD
- FDIV_PRED : llvm::AArch64ISD
- FDIV_RND : llvm::X86ISD
- FDIV_VL : llvm::RISCVISD
- FDIVS : llvm::X86ISD
- FDIVS_RND : llvm::X86ISD
- FDO_PACKAGING_METADATA : llvm::ELF
- FDOT2 : llvm::AMDGPUISD
- FDP : llvm::GraphProgram
- FDSig : llvm::Mips16HardFloatInfo
- FEATURE_FAST_DENORMAL_F32 : llvm::AMDGPU
- FEATURE_FAST_FMA_F32 : llvm::AMDGPU
- FEATURE_FMA : llvm::AMDGPU
- FEATURE_FP64 : llvm::AMDGPU
- FEATURE_LDEXP : llvm::AMDGPU
- FEATURE_NONE : llvm::AMDGPU
- FEATURE_SRAMECC : llvm::AMDGPU
- FEATURE_WAVE32 : llvm::AMDGPU
- FEATURE_WGP : llvm::AMDGPU
- FEATURE_XNACK : llvm::AMDGPU
- FeatureCount : llvm
- FewerElements : llvm::LegacyLegalizeActions, llvm::LegalizeActions
- FEXP : llvm::ISD
- FEXP10 : llvm::ISD
- FEXP2 : llvm::ISD
- FFBH_I32 : llvm::AMDGPUISD
- FFBH_U32 : llvm::AMDGPUISD
- FFBL_B32 : llvm::AMDGPUISD
- FFLOOR : llvm::ISD
- FFLOOR_MERGE_PASSTHRU : llvm::AArch64ISD
- FFREXP : llvm::ISD
- FFSig : llvm::Mips16HardFloatInfo
- FFT_MODE_ENC : llvm::AMDGPU::Swizzle
- FFT_MODE_LO : llvm::AMDGPU::Swizzle
- FFT_ROTATE_MODE_MASK : llvm::AMDGPU::Swizzle
- FFT_SWIZZLE_MASK : llvm::AMDGPU::Swizzle
- FFT_SWIZZLE_MAX : llvm::AMDGPU::Swizzle
- FGETEXP : llvm::X86ISD
- FGETEXP_SAE : llvm::X86ISD
- FGETEXPS : llvm::X86ISD
- FGETEXPS_SAE : llvm::X86ISD
- FGETSIGN : llvm::ISD
- FHADD : llvm::X86ISD
- FHSUB : llvm::X86ISD
- Field : llvm::tgtok
- FIELD_BYTE_OFFSET : llvm::BTF
- FIELD_BYTE_SIZE : llvm::BTF
- FIELD_EXISTENCE : llvm::BTF
- FIELD_LSHIFT_U64 : llvm::BTF
- FIELD_RSHIFT_U64 : llvm::BTF
- FIELD_SIGNEDNESS : llvm::BTF
- FILD : llvm::X86ISD
- File : llvm::ARMBuildAttrs, llvm::ELFAttrs
- FIRST_ACTIVE : llvm::AArch64CC
- FIRST_APPLICATION_ABBREV : llvm::bitc
- FIRST_APPLICATION_BLOCKID : llvm::bitc
- FIRST_MEMORY_OPCODE : llvm::AArch64ISD, llvm::AMDGPUISD, llvm::ARMISD, llvm::MipsISD, llvm::NVPTXISD, llvm::PPCISD, llvm::RISCVISD, llvm::SystemZISD, llvm::X86ISD
- FIRST_NUMBER : llvm::AArch64ISD, llvm::AMDGPUISD, llvm::ARCISD, llvm::ARMISD, llvm::AVRISD, llvm::BPFISD, llvm::CSKYISD, llvm::LanaiISD, llvm::LoongArchISD, llvm::M68kISD, llvm::MipsISD, llvm::MSP430ISD, llvm::NVPTXISD, llvm::PPCISD, llvm::RISCVISD, llvm::SPISD, llvm::SystemZISD, llvm::VEISD, llvm::WebAssemblyISD, llvm::X86ISD, llvm::XCoreISD, llvm::XtensaISD
- FIRST_STRICTFP_OPCODE : llvm::AArch64ISD, llvm::PPCISD, llvm::RISCVISD, llvm::SystemZISD, llvm::X86ISD
- FIRST_VL_VECTOR_OP : llvm::RISCVISD
- FirstArmRelocation : llvm::jitlink::aarch32
- FirstDataRelocation : llvm::jitlink::aarch32
- FirstLiteralRelocationKind : llvm
- FirstPlatformRelocation : llvm::jitlink::x86_64
- FirstTargetCC : llvm::CallingConv
- FirstTargetFixupKind : llvm
- FirstThumbRelocation : llvm::jitlink::aarch32
- FIST : llvm::X86ISD
- FIXED_NUM_SGPRS_FOR_INIT_BUG : llvm::AMDGPU::IsaInfo
- FIXED_SIZE : llvm::SIInstrFlags
- fixup_10_pcrel : llvm::MSP430
- fixup_13_pcrel : llvm::AVR
- fixup_16 : llvm::AVR, llvm::MSP430
- fixup_16_byte : llvm::MSP430
- fixup_16_pcrel : llvm::MSP430
- fixup_16_pcrel_byte : llvm::MSP430
- fixup_16_pm : llvm::AVR
- fixup_2x_pcrel : llvm::MSP430
- fixup_32 : llvm::AVR, llvm::MSP430
- fixup_6 : llvm::AVR
- fixup_6_adiw : llvm::AVR
- fixup_7_pcrel : llvm::AVR
- fixup_8 : llvm::AVR, llvm::MSP430
- fixup_8_hi8 : llvm::AVR
- fixup_8_hlo8 : llvm::AVR
- fixup_8_lo8 : llvm::AVR
- fixup_aarch64_add_imm12 : llvm::AArch64
- fixup_aarch64_ldr_pcrel_imm19 : llvm::AArch64
- fixup_aarch64_ldst_imm12_scale1 : llvm::AArch64
- fixup_aarch64_ldst_imm12_scale16 : llvm::AArch64
- fixup_aarch64_ldst_imm12_scale2 : llvm::AArch64
- fixup_aarch64_ldst_imm12_scale4 : llvm::AArch64
- fixup_aarch64_ldst_imm12_scale8 : llvm::AArch64
- fixup_aarch64_movw : llvm::AArch64
- fixup_aarch64_pcrel_adr_imm21 : llvm::AArch64
- fixup_aarch64_pcrel_adrp_imm21 : llvm::AArch64
- fixup_aarch64_pcrel_branch14 : llvm::AArch64
- fixup_aarch64_pcrel_branch16 : llvm::AArch64
- fixup_aarch64_pcrel_branch19 : llvm::AArch64
- fixup_aarch64_pcrel_branch26 : llvm::AArch64
- fixup_aarch64_pcrel_branch9 : llvm::AArch64
- fixup_aarch64_pcrel_call26 : llvm::AArch64
- fixup_arm_adr_pcrel_12 : llvm::ARM
- fixup_arm_blx : llvm::ARM
- fixup_arm_condbl : llvm::ARM
- fixup_arm_condbranch : llvm::ARM
- fixup_arm_ldst_abs_12 : llvm::ARM
- fixup_arm_ldst_pcrel_12 : llvm::ARM
- fixup_arm_mod_imm : llvm::ARM
- fixup_arm_movt_hi16 : llvm::ARM
- fixup_arm_movw_lo16 : llvm::ARM
- fixup_arm_pcrel_10 : llvm::ARM
- fixup_arm_pcrel_10_unscaled : llvm::ARM
- fixup_arm_pcrel_9 : llvm::ARM
- fixup_arm_thumb_bcc : llvm::ARM
- fixup_arm_thumb_bl : llvm::ARM
- fixup_arm_thumb_blx : llvm::ARM
- fixup_arm_thumb_br : llvm::ARM
- fixup_arm_thumb_cb : llvm::ARM
- fixup_arm_thumb_cp : llvm::ARM
- fixup_arm_thumb_lower_0_7 : llvm::ARM
- fixup_arm_thumb_lower_8_15 : llvm::ARM
- fixup_arm_thumb_upper_0_7 : llvm::ARM
- fixup_arm_thumb_upper_8_15 : llvm::ARM
- fixup_arm_uncondbl : llvm::ARM
- fixup_arm_uncondbranch : llvm::ARM
- fixup_bf_branch : llvm::ARM
- fixup_bf_target : llvm::ARM
- fixup_bfc_target : llvm::ARM
- fixup_bfcsel_else_target : llvm::ARM
- fixup_bfl_target : llvm::ARM
- fixup_call : llvm::AVR
- fixup_csky_addr32 : llvm::CSKY
- fixup_csky_addr_hi16 : llvm::CSKY
- fixup_csky_addr_lo16 : llvm::CSKY
- fixup_csky_doffset_imm18 : llvm::CSKY
- fixup_csky_doffset_imm18_scale2 : llvm::CSKY
- fixup_csky_doffset_imm18_scale4 : llvm::CSKY
- fixup_csky_got32 : llvm::CSKY
- fixup_csky_got_imm18_scale4 : llvm::CSKY
- fixup_csky_gotoff : llvm::CSKY
- fixup_csky_gotpc : llvm::CSKY
- fixup_csky_invalid : llvm::CSKY
- fixup_csky_pcrel_imm10_scale2 : llvm::CSKY
- fixup_csky_pcrel_imm16_scale2 : llvm::CSKY
- fixup_csky_pcrel_imm18_scale2 : llvm::CSKY
- fixup_csky_pcrel_imm26_scale2 : llvm::CSKY
- fixup_csky_pcrel_uimm16_scale4 : llvm::CSKY
- fixup_csky_pcrel_uimm7_scale4 : llvm::CSKY
- fixup_csky_pcrel_uimm8_scale4 : llvm::CSKY
- fixup_csky_plt32 : llvm::CSKY
- fixup_csky_plt_imm18_scale4 : llvm::CSKY
- fixup_diff16 : llvm::AVR
- fixup_diff32 : llvm::AVR
- fixup_diff8 : llvm::AVR
- fixup_Hexagon_10_X : llvm::Hexagon
- fixup_Hexagon_11_X : llvm::Hexagon
- fixup_Hexagon_12_X : llvm::Hexagon
- fixup_Hexagon_16 : llvm::Hexagon
- fixup_Hexagon_16_X : llvm::Hexagon
- fixup_Hexagon_23_REG : llvm::Hexagon
- fixup_Hexagon_27_REG : llvm::Hexagon
- fixup_Hexagon_32 : llvm::Hexagon
- fixup_Hexagon_32_6_X : llvm::Hexagon
- fixup_Hexagon_32_PCREL : llvm::Hexagon
- fixup_Hexagon_6_PCREL_X : llvm::Hexagon
- fixup_Hexagon_6_X : llvm::Hexagon
- fixup_Hexagon_7_X : llvm::Hexagon
- fixup_Hexagon_8 : llvm::Hexagon
- fixup_Hexagon_8_X : llvm::Hexagon
- fixup_Hexagon_9_X : llvm::Hexagon
- fixup_Hexagon_B13_PCREL : llvm::Hexagon
- fixup_Hexagon_B13_PCREL_X : llvm::Hexagon
- fixup_Hexagon_B15_PCREL : llvm::Hexagon
- fixup_Hexagon_B15_PCREL_X : llvm::Hexagon
- fixup_Hexagon_B22_PCREL : llvm::Hexagon
- fixup_Hexagon_B22_PCREL_X : llvm::Hexagon
- fixup_Hexagon_B32_PCREL_X : llvm::Hexagon
- fixup_Hexagon_B7_PCREL : llvm::Hexagon
- fixup_Hexagon_B7_PCREL_X : llvm::Hexagon
- fixup_Hexagon_B9_PCREL : llvm::Hexagon
- fixup_Hexagon_B9_PCREL_X : llvm::Hexagon
- fixup_Hexagon_COPY : llvm::Hexagon
- fixup_Hexagon_DTPMOD_32 : llvm::Hexagon
- fixup_Hexagon_DTPREL_11_X : llvm::Hexagon
- fixup_Hexagon_DTPREL_16 : llvm::Hexagon
- fixup_Hexagon_DTPREL_16_X : llvm::Hexagon
- fixup_Hexagon_DTPREL_32 : llvm::Hexagon
- fixup_Hexagon_DTPREL_32_6_X : llvm::Hexagon
- fixup_Hexagon_DTPREL_HI16 : llvm::Hexagon
- fixup_Hexagon_DTPREL_LO16 : llvm::Hexagon
- fixup_Hexagon_GD_GOT_11_X : llvm::Hexagon
- fixup_Hexagon_GD_GOT_16 : llvm::Hexagon
- fixup_Hexagon_GD_GOT_16_X : llvm::Hexagon
- fixup_Hexagon_GD_GOT_32 : llvm::Hexagon
- fixup_Hexagon_GD_GOT_32_6_X : llvm::Hexagon
- fixup_Hexagon_GD_GOT_HI16 : llvm::Hexagon
- fixup_Hexagon_GD_GOT_LO16 : llvm::Hexagon
- fixup_Hexagon_GD_PLT_B22_PCREL : llvm::Hexagon
- fixup_Hexagon_GD_PLT_B22_PCREL_X : llvm::Hexagon
- fixup_Hexagon_GD_PLT_B32_PCREL_X : llvm::Hexagon
- fixup_Hexagon_GLOB_DAT : llvm::Hexagon
- fixup_Hexagon_GOT_11_X : llvm::Hexagon
- fixup_Hexagon_GOT_16 : llvm::Hexagon
- fixup_Hexagon_GOT_16_X : llvm::Hexagon
- fixup_Hexagon_GOT_32 : llvm::Hexagon
- fixup_Hexagon_GOT_32_6_X : llvm::Hexagon
- fixup_Hexagon_GOT_HI16 : llvm::Hexagon
- fixup_Hexagon_GOT_LO16 : llvm::Hexagon
- fixup_Hexagon_GOTREL_11_X : llvm::Hexagon
- fixup_Hexagon_GOTREL_16_X : llvm::Hexagon
- fixup_Hexagon_GOTREL_32 : llvm::Hexagon
- fixup_Hexagon_GOTREL_32_6_X : llvm::Hexagon
- fixup_Hexagon_GOTREL_HI16 : llvm::Hexagon
- fixup_Hexagon_GOTREL_LO16 : llvm::Hexagon
- fixup_Hexagon_GPREL16_0 : llvm::Hexagon
- fixup_Hexagon_GPREL16_1 : llvm::Hexagon
- fixup_Hexagon_GPREL16_2 : llvm::Hexagon
- fixup_Hexagon_GPREL16_3 : llvm::Hexagon
- fixup_Hexagon_HI16 : llvm::Hexagon
- fixup_Hexagon_HL16 : llvm::Hexagon
- fixup_Hexagon_IE_16 : llvm::Hexagon
- fixup_Hexagon_IE_16_X : llvm::Hexagon
- fixup_Hexagon_IE_32 : llvm::Hexagon
- fixup_Hexagon_IE_32_6_X : llvm::Hexagon
- fixup_Hexagon_IE_GOT_11_X : llvm::Hexagon
- fixup_Hexagon_IE_GOT_16 : llvm::Hexagon
- fixup_Hexagon_IE_GOT_16_X : llvm::Hexagon
- fixup_Hexagon_IE_GOT_32 : llvm::Hexagon
- fixup_Hexagon_IE_GOT_32_6_X : llvm::Hexagon
- fixup_Hexagon_IE_GOT_HI16 : llvm::Hexagon
- fixup_Hexagon_IE_GOT_LO16 : llvm::Hexagon
- fixup_Hexagon_IE_HI16 : llvm::Hexagon
- fixup_Hexagon_IE_LO16 : llvm::Hexagon
- fixup_Hexagon_JMP_SLOT : llvm::Hexagon
- fixup_Hexagon_LD_GOT_11_X : llvm::Hexagon
- fixup_Hexagon_LD_GOT_16 : llvm::Hexagon
- fixup_Hexagon_LD_GOT_16_X : llvm::Hexagon
- fixup_Hexagon_LD_GOT_32 : llvm::Hexagon
- fixup_Hexagon_LD_GOT_32_6_X : llvm::Hexagon
- fixup_Hexagon_LD_GOT_HI16 : llvm::Hexagon
- fixup_Hexagon_LD_GOT_LO16 : llvm::Hexagon
- fixup_Hexagon_LD_PLT_B22_PCREL : llvm::Hexagon
- fixup_Hexagon_LD_PLT_B22_PCREL_X : llvm::Hexagon
- fixup_Hexagon_LD_PLT_B32_PCREL_X : llvm::Hexagon
- fixup_Hexagon_LO16 : llvm::Hexagon
- fixup_Hexagon_PLT_B22_PCREL : llvm::Hexagon
- fixup_Hexagon_RELATIVE : llvm::Hexagon
- fixup_Hexagon_TPREL_11_X : llvm::Hexagon
- fixup_Hexagon_TPREL_16 : llvm::Hexagon
- fixup_Hexagon_TPREL_16_X : llvm::Hexagon
- fixup_Hexagon_TPREL_32 : llvm::Hexagon
- fixup_Hexagon_TPREL_32_6_X : llvm::Hexagon
- fixup_Hexagon_TPREL_HI16 : llvm::Hexagon
- fixup_Hexagon_TPREL_LO16 : llvm::Hexagon
- fixup_hh8_ldi : llvm::AVR
- fixup_hh8_ldi_neg : llvm::AVR
- fixup_hh8_ldi_pm : llvm::AVR
- fixup_hh8_ldi_pm_neg : llvm::AVR
- fixup_hi8_ldi : llvm::AVR
- fixup_hi8_ldi_gs : llvm::AVR
- fixup_hi8_ldi_neg : llvm::AVR
- fixup_hi8_ldi_pm : llvm::AVR
- fixup_hi8_ldi_pm_neg : llvm::AVR
- FIXUP_LANAI_21 : llvm::Lanai
- FIXUP_LANAI_21_F : llvm::Lanai
- FIXUP_LANAI_25 : llvm::Lanai
- FIXUP_LANAI_32 : llvm::Lanai
- FIXUP_LANAI_HI16 : llvm::Lanai
- FIXUP_LANAI_LO16 : llvm::Lanai
- FIXUP_LANAI_NONE : llvm::Lanai
- fixup_ldi : llvm::AVR
- fixup_lds_sts_16 : llvm::AVR
- fixup_le : llvm::ARM
- fixup_lo8_ldi : llvm::AVR
- fixup_lo8_ldi_gs : llvm::AVR
- fixup_lo8_ldi_neg : llvm::AVR
- fixup_lo8_ldi_pm : llvm::AVR
- fixup_lo8_ldi_pm_neg : llvm::AVR
- fixup_loongarch_abs64_hi12 : llvm::LoongArch
- fixup_loongarch_abs64_lo20 : llvm::LoongArch
- fixup_loongarch_abs_hi20 : llvm::LoongArch
- fixup_loongarch_abs_lo12 : llvm::LoongArch
- fixup_loongarch_align : llvm::LoongArch
- fixup_loongarch_b16 : llvm::LoongArch
- fixup_loongarch_b21 : llvm::LoongArch
- fixup_loongarch_b26 : llvm::LoongArch
- fixup_loongarch_call36 : llvm::LoongArch
- fixup_loongarch_got64_hi12 : llvm::LoongArch
- fixup_loongarch_got64_lo20 : llvm::LoongArch
- fixup_loongarch_got64_pc_hi12 : llvm::LoongArch
- fixup_loongarch_got64_pc_lo20 : llvm::LoongArch
- fixup_loongarch_got_hi20 : llvm::LoongArch
- fixup_loongarch_got_lo12 : llvm::LoongArch
- fixup_loongarch_got_pc_hi20 : llvm::LoongArch
- fixup_loongarch_got_pc_lo12 : llvm::LoongArch
- fixup_loongarch_invalid : llvm::LoongArch
- fixup_loongarch_pcala64_hi12 : llvm::LoongArch
- fixup_loongarch_pcala64_lo20 : llvm::LoongArch
- fixup_loongarch_pcala_hi20 : llvm::LoongArch
- fixup_loongarch_pcala_lo12 : llvm::LoongArch
- fixup_loongarch_pcrel20_s2 : llvm::LoongArch
- fixup_loongarch_relax : llvm::LoongArch
- fixup_loongarch_tls_desc64_hi12 : llvm::LoongArch
- fixup_loongarch_tls_desc64_lo20 : llvm::LoongArch
- fixup_loongarch_tls_desc64_pc_hi12 : llvm::LoongArch
- fixup_loongarch_tls_desc64_pc_lo20 : llvm::LoongArch
- fixup_loongarch_tls_desc_call : llvm::LoongArch
- fixup_loongarch_tls_desc_hi20 : llvm::LoongArch
- fixup_loongarch_tls_desc_ld : llvm::LoongArch
- fixup_loongarch_tls_desc_lo12 : llvm::LoongArch
- fixup_loongarch_tls_desc_pc_hi20 : llvm::LoongArch
- fixup_loongarch_tls_desc_pc_lo12 : llvm::LoongArch
- fixup_loongarch_tls_desc_pcrel20_s2 : llvm::LoongArch
- fixup_loongarch_tls_gd_hi20 : llvm::LoongArch
- fixup_loongarch_tls_gd_pc_hi20 : llvm::LoongArch
- fixup_loongarch_tls_gd_pcrel20_s2 : llvm::LoongArch
- fixup_loongarch_tls_ie64_hi12 : llvm::LoongArch
- fixup_loongarch_tls_ie64_lo20 : llvm::LoongArch
- fixup_loongarch_tls_ie64_pc_hi12 : llvm::LoongArch
- fixup_loongarch_tls_ie64_pc_lo20 : llvm::LoongArch
- fixup_loongarch_tls_ie_hi20 : llvm::LoongArch
- fixup_loongarch_tls_ie_lo12 : llvm::LoongArch
- fixup_loongarch_tls_ie_pc_hi20 : llvm::LoongArch
- fixup_loongarch_tls_ie_pc_lo12 : llvm::LoongArch
- fixup_loongarch_tls_ld_hi20 : llvm::LoongArch
- fixup_loongarch_tls_ld_pc_hi20 : llvm::LoongArch
- fixup_loongarch_tls_ld_pcrel20_s2 : llvm::LoongArch
- fixup_loongarch_tls_le64_hi12 : llvm::LoongArch
- fixup_loongarch_tls_le64_lo20 : llvm::LoongArch
- fixup_loongarch_tls_le_add_r : llvm::LoongArch
- fixup_loongarch_tls_le_hi20 : llvm::LoongArch
- fixup_loongarch_tls_le_hi20_r : llvm::LoongArch
- fixup_loongarch_tls_le_lo12 : llvm::LoongArch
- fixup_loongarch_tls_le_lo12_r : llvm::LoongArch
- fixup_MICROMIPS_26_S1 : llvm::Mips
- fixup_MICROMIPS_CALL16 : llvm::Mips
- fixup_MICROMIPS_GOT16 : llvm::Mips
- fixup_MICROMIPS_GOT_DISP : llvm::Mips
- fixup_MICROMIPS_GOT_OFST : llvm::Mips
- fixup_MICROMIPS_GOT_PAGE : llvm::Mips
- fixup_MICROMIPS_GOTTPREL : llvm::Mips
- fixup_MICROMIPS_GPOFF_HI : llvm::Mips
- fixup_MICROMIPS_GPOFF_LO : llvm::Mips
- fixup_MICROMIPS_HI16 : llvm::Mips
- fixup_MICROMIPS_HIGHER : llvm::Mips
- fixup_MICROMIPS_HIGHEST : llvm::Mips
- fixup_MICROMIPS_JALR : llvm::Mips
- fixup_MICROMIPS_LO16 : llvm::Mips
- fixup_MICROMIPS_PC10_S1 : llvm::Mips
- fixup_MICROMIPS_PC16_S1 : llvm::Mips
- fixup_MICROMIPS_PC18_S3 : llvm::Mips
- fixup_MICROMIPS_PC19_S2 : llvm::Mips
- fixup_MICROMIPS_PC21_S1 : llvm::Mips
- fixup_MICROMIPS_PC26_S1 : llvm::Mips
- fixup_MICROMIPS_PC7_S1 : llvm::Mips
- fixup_MICROMIPS_SUB : llvm::Mips
- fixup_MICROMIPS_TLS_DTPREL_HI16 : llvm::Mips
- fixup_MICROMIPS_TLS_DTPREL_LO16 : llvm::Mips
- fixup_MICROMIPS_TLS_GD : llvm::Mips
- fixup_MICROMIPS_TLS_LDM : llvm::Mips
- fixup_MICROMIPS_TLS_TPREL_HI16 : llvm::Mips
- fixup_MICROMIPS_TLS_TPREL_LO16 : llvm::Mips
- fixup_Mips_16 : llvm::Mips
- fixup_Mips_26 : llvm::Mips
- fixup_Mips_32 : llvm::Mips
- fixup_Mips_64 : llvm::Mips
- fixup_Mips_Branch_PCRel : llvm::Mips
- fixup_Mips_CALL16 : llvm::Mips
- fixup_Mips_CALL_HI16 : llvm::Mips
- fixup_Mips_CALL_LO16 : llvm::Mips
- fixup_Mips_DTPREL_HI : llvm::Mips
- fixup_Mips_DTPREL_LO : llvm::Mips
- fixup_Mips_GOT : llvm::Mips
- fixup_Mips_GOT_DISP : llvm::Mips
- fixup_Mips_GOT_HI16 : llvm::Mips
- fixup_Mips_GOT_LO16 : llvm::Mips
- fixup_Mips_GOT_OFST : llvm::Mips
- fixup_Mips_GOT_PAGE : llvm::Mips
- fixup_Mips_GOTTPREL : llvm::Mips
- fixup_Mips_GPOFF_HI : llvm::Mips
- fixup_Mips_GPOFF_LO : llvm::Mips
- fixup_Mips_GPREL16 : llvm::Mips
- fixup_Mips_GPREL32 : llvm::Mips
- fixup_Mips_HI16 : llvm::Mips
- fixup_Mips_HIGHER : llvm::Mips
- fixup_Mips_HIGHEST : llvm::Mips
- fixup_Mips_JALR : llvm::Mips
- fixup_Mips_LITERAL : llvm::Mips
- fixup_Mips_LO16 : llvm::Mips
- fixup_Mips_PC16 : llvm::Mips
- fixup_MIPS_PC18_S3 : llvm::Mips
- fixup_MIPS_PC19_S2 : llvm::Mips
- fixup_MIPS_PC21_S2 : llvm::Mips
- fixup_MIPS_PC26_S2 : llvm::Mips
- fixup_MIPS_PCHI16 : llvm::Mips
- fixup_MIPS_PCLO16 : llvm::Mips
- fixup_Mips_REL32 : llvm::Mips
- fixup_Mips_SHIFT5 : llvm::Mips
- fixup_Mips_SHIFT6 : llvm::Mips
- fixup_Mips_SUB : llvm::Mips
- fixup_Mips_TLSGD : llvm::Mips
- fixup_Mips_TLSLDM : llvm::Mips
- fixup_Mips_TPREL_HI : llvm::Mips
- fixup_Mips_TPREL_LO : llvm::Mips
- fixup_ms8_ldi : llvm::AVR
- fixup_ms8_ldi_neg : llvm::AVR
- fixup_port5 : llvm::AVR
- fixup_port6 : llvm::AVR
- fixup_ppc_br24 : llvm::PPC
- fixup_ppc_br24_notoc : llvm::PPC
- fixup_ppc_br24abs : llvm::PPC
- fixup_ppc_brcond14 : llvm::PPC
- fixup_ppc_brcond14abs : llvm::PPC
- fixup_ppc_half16 : llvm::PPC
- fixup_ppc_half16dq : llvm::PPC
- fixup_ppc_half16ds : llvm::PPC
- fixup_ppc_imm34 : llvm::PPC
- fixup_ppc_nofixup : llvm::PPC
- fixup_ppc_pcrel34 : llvm::PPC
- fixup_riscv_12_i : llvm::RISCV
- fixup_riscv_align : llvm::RISCV
- fixup_riscv_branch : llvm::RISCV
- fixup_riscv_call : llvm::RISCV
- fixup_riscv_call_plt : llvm::RISCV
- fixup_riscv_got_hi20 : llvm::RISCV
- fixup_riscv_hi20 : llvm::RISCV
- fixup_riscv_invalid : llvm::RISCV
- fixup_riscv_jal : llvm::RISCV
- fixup_riscv_lo12_i : llvm::RISCV
- fixup_riscv_lo12_s : llvm::RISCV
- fixup_riscv_pcrel_hi20 : llvm::RISCV
- fixup_riscv_pcrel_lo12_i : llvm::RISCV
- fixup_riscv_pcrel_lo12_s : llvm::RISCV
- fixup_riscv_relax : llvm::RISCV
- fixup_riscv_rvc_branch : llvm::RISCV
- fixup_riscv_rvc_jump : llvm::RISCV
- fixup_riscv_tls_gd_hi20 : llvm::RISCV
- fixup_riscv_tls_got_hi20 : llvm::RISCV
- fixup_riscv_tlsdesc_add_lo12 : llvm::RISCV
- fixup_riscv_tlsdesc_call : llvm::RISCV
- fixup_riscv_tlsdesc_hi20 : llvm::RISCV
- fixup_riscv_tlsdesc_load_lo12 : llvm::RISCV
- fixup_riscv_tprel_add : llvm::RISCV
- fixup_riscv_tprel_hi20 : llvm::RISCV
- fixup_riscv_tprel_lo12_i : llvm::RISCV
- fixup_riscv_tprel_lo12_s : llvm::RISCV
- fixup_rl_pcrel : llvm::MSP430
- fixup_si_sopp_br : llvm::AMDGPU
- fixup_sleb128_i32 : llvm::WebAssembly
- fixup_sleb128_i64 : llvm::WebAssembly
- fixup_sparc_13 : llvm::Sparc
- fixup_sparc_br16 : llvm::Sparc
- fixup_sparc_br19 : llvm::Sparc
- fixup_sparc_br22 : llvm::Sparc
- fixup_sparc_call30 : llvm::Sparc
- fixup_sparc_got10 : llvm::Sparc
- fixup_sparc_got13 : llvm::Sparc
- fixup_sparc_got22 : llvm::Sparc
- fixup_sparc_gotdata_hix22 : llvm::Sparc
- fixup_sparc_gotdata_lox10 : llvm::Sparc
- fixup_sparc_gotdata_op : llvm::Sparc
- fixup_sparc_h44 : llvm::Sparc
- fixup_sparc_hh : llvm::Sparc
- fixup_sparc_hi22 : llvm::Sparc
- fixup_sparc_hix22 : llvm::Sparc
- fixup_sparc_hm : llvm::Sparc
- fixup_sparc_l44 : llvm::Sparc
- fixup_sparc_lm : llvm::Sparc
- fixup_sparc_lo10 : llvm::Sparc
- fixup_sparc_lox10 : llvm::Sparc
- fixup_sparc_m44 : llvm::Sparc
- fixup_sparc_pc10 : llvm::Sparc
- fixup_sparc_pc22 : llvm::Sparc
- fixup_sparc_tls_gd_add : llvm::Sparc
- fixup_sparc_tls_gd_call : llvm::Sparc
- fixup_sparc_tls_gd_hi22 : llvm::Sparc
- fixup_sparc_tls_gd_lo10 : llvm::Sparc
- fixup_sparc_tls_ie_add : llvm::Sparc
- fixup_sparc_tls_ie_hi22 : llvm::Sparc
- fixup_sparc_tls_ie_ld : llvm::Sparc
- fixup_sparc_tls_ie_ldx : llvm::Sparc
- fixup_sparc_tls_ie_lo10 : llvm::Sparc
- fixup_sparc_tls_ldm_add : llvm::Sparc
- fixup_sparc_tls_ldm_call : llvm::Sparc
- fixup_sparc_tls_ldm_hi22 : llvm::Sparc
- fixup_sparc_tls_ldm_lo10 : llvm::Sparc
- fixup_sparc_tls_ldo_add : llvm::Sparc
- fixup_sparc_tls_ldo_hix22 : llvm::Sparc
- fixup_sparc_tls_ldo_lox10 : llvm::Sparc
- fixup_sparc_tls_le_hix22 : llvm::Sparc
- fixup_sparc_tls_le_lox10 : llvm::Sparc
- fixup_sparc_wplt30 : llvm::Sparc
- fixup_sym_diff : llvm::MSP430
- fixup_t2_adr_pcrel_12 : llvm::ARM
- fixup_t2_condbranch : llvm::ARM
- fixup_t2_ldst_pcrel_12 : llvm::ARM
- fixup_t2_movt_hi16 : llvm::ARM
- fixup_t2_movw_lo16 : llvm::ARM
- fixup_t2_pcrel_10 : llvm::ARM
- fixup_t2_pcrel_9 : llvm::ARM
- fixup_t2_so_imm : llvm::ARM
- fixup_t2_uncondbranch : llvm::ARM
- fixup_thumb_adr_pcrel_10 : llvm::ARM
- fixup_uleb128_i32 : llvm::WebAssembly
- fixup_uleb128_i64 : llvm::WebAssembly
- fixup_ve_got_hi32 : llvm::VE
- fixup_ve_got_lo32 : llvm::VE
- fixup_ve_gotoff_hi32 : llvm::VE
- fixup_ve_gotoff_lo32 : llvm::VE
- fixup_ve_hi32 : llvm::VE
- fixup_ve_lo32 : llvm::VE
- fixup_ve_pc_hi32 : llvm::VE
- fixup_ve_pc_lo32 : llvm::VE
- fixup_ve_plt_hi32 : llvm::VE
- fixup_ve_plt_lo32 : llvm::VE
- fixup_ve_reflong : llvm::VE
- fixup_ve_srel32 : llvm::VE
- fixup_ve_tls_gd_hi32 : llvm::VE
- fixup_ve_tls_gd_lo32 : llvm::VE
- fixup_ve_tpoff_hi32 : llvm::VE
- fixup_ve_tpoff_lo32 : llvm::VE
- fixup_wls : llvm::ARM
- fixup_xtensa_branch_12 : llvm::Xtensa
- fixup_xtensa_branch_6 : llvm::Xtensa
- fixup_xtensa_branch_8 : llvm::Xtensa
- fixup_xtensa_call_18 : llvm::Xtensa
- fixup_xtensa_invalid : llvm::Xtensa
- fixup_xtensa_jump_18 : llvm::Xtensa
- fixup_xtensa_l32r_16 : llvm::Xtensa
- FIXUPIMM : llvm
- FIXUPIMM_MASKZ : llvm
- FK_390_PC12DBL : llvm::SystemZ
- FK_390_PC16DBL : llvm::SystemZ
- FK_390_PC24DBL : llvm::SystemZ
- FK_390_PC32DBL : llvm::SystemZ
- FK_390_S16Imm : llvm::SystemZ
- FK_390_S20Imm : llvm::SystemZ
- FK_390_S32Imm : llvm::SystemZ
- FK_390_S8Imm : llvm::SystemZ
- FK_390_TLS_CALL : llvm::SystemZ
- FK_390_U12Imm : llvm::SystemZ
- FK_390_U16Imm : llvm::SystemZ
- FK_390_U1Imm : llvm::SystemZ
- FK_390_U2Imm : llvm::SystemZ
- FK_390_U32Imm : llvm::SystemZ
- FK_390_U3Imm : llvm::SystemZ
- FK_390_U48Imm : llvm::SystemZ
- FK_390_U4Imm : llvm::SystemZ
- FK_390_U8Imm : llvm::SystemZ
- FK_64BIT : llvm::LoongArch
- FK_BPF_PCRel_4 : llvm::BPF
- FK_Data_1 : llvm
- FK_Data_2 : llvm
- FK_Data_4 : llvm
- FK_Data_8 : llvm
- FK_Data_leb128 : llvm
- FK_DIV32 : llvm::LoongArch
- FK_DTPRel_4 : llvm
- FK_DTPRel_8 : llvm
- FK_FP32 : llvm::LoongArch
- FK_FP64 : llvm::LoongArch
- FK_FRECIPE : llvm::LoongArch
- FK_GPRel_1 : llvm
- FK_GPRel_2 : llvm
- FK_GPRel_4 : llvm
- FK_GPRel_8 : llvm
- FK_LAM_BH : llvm::LoongArch
- FK_LAMCAS : llvm::LoongArch
- FK_LAST : llvm::ARM, llvm::CSKY
- FK_LASX : llvm::LoongArch
- FK_LBT : llvm::LoongArch
- FK_LD_SEQ_SA : llvm::LoongArch
- FK_LSX : llvm::LoongArch
- FK_LVZ : llvm::LoongArch
- FK_NONE : llvm
- FK_PCRel_1 : llvm
- FK_PCRel_2 : llvm
- FK_PCRel_4 : llvm
- FK_PCRel_8 : llvm
- FK_SecRel_1 : llvm
- FK_SecRel_2 : llvm
- FK_SecRel_4 : llvm
- FK_SecRel_8 : llvm
- FK_TPRel_4 : llvm
- FK_TPRel_8 : llvm
- FK_UAL : llvm::LoongArch
- FLAT : llvm::SIInstrFlags
- FLAT_ADDRESS : llvm::AMDGPUAS
- FlatGlobal : llvm::SIInstrFlags
- FlatScratch : llvm::SIInstrFlags
- FLD : llvm::X86ISD
- FLDCW16m : llvm::X86ISD
- FLDENVm : llvm::X86ISD
- FLDEXP : llvm::ISD
- FLI : llvm::RISCVISD
- Float : llvm::NVPTX::PTXLdStInstCode
- FLOAT_DENORM_MODE_FLUSH_DST : llvm::amdhsa
- FLOAT_DENORM_MODE_FLUSH_NONE : llvm::amdhsa
- FLOAT_DENORM_MODE_FLUSH_SRC : llvm::amdhsa
- FLOAT_DENORM_MODE_FLUSH_SRC_DST : llvm::amdhsa
- FLOAT_ROUND_MODE_MINUS_INFINITY : llvm::amdhsa
- FLOAT_ROUND_MODE_NEAR_EVEN : llvm::amdhsa
- FLOAT_ROUND_MODE_PLUS_INFINITY : llvm::amdhsa
- FLOAT_ROUND_MODE_ZERO : llvm::amdhsa
- FLOG : llvm::ISD
- FLOG10 : llvm::ISD
- FLOG2 : llvm::ISD
- FLUSHW : llvm::SPISD
- FMA : llvm::ISD
- FMA_PRED : llvm::AArch64ISD
- FMA_W_CHAIN : llvm::AMDGPUISD
- FMAD : llvm::ISD
- FMAD_FTZ : llvm::AMDGPUISD
- FMADD_AX : llvm
- FMADD_RND : llvm::X86ISD
- FMADD_XA : llvm
- FMADDSUB : llvm::X86ISD
- FMADDSUB_RND : llvm::X86ISD
- FMAX : llvm::RISCVISD, llvm::X86ISD
- FMAX3 : llvm::AMDGPUISD
- FMAX_LEGACY : llvm::AMDGPUISD
- FMAX_PRED : llvm::AArch64ISD
- FMAX_SAE : llvm::X86ISD
- FMAXC : llvm::X86ISD
- FMAXIMUM : llvm::ISD
- FMAXIMUM3 : llvm::AMDGPUISD
- FMAXIMUMNUM : llvm::ISD
- FMAXNM_PRED : llvm::AArch64ISD
- FMAXNMV_PRED : llvm::AArch64ISD
- FMAXNUM : llvm::ISD
- FMAXNUM_IEEE : llvm::ISD
- FMAXS : llvm::X86ISD
- FMAXS_SAE : llvm::X86ISD
- FMAXV_PRED : llvm::AArch64ISD
- FMED3 : llvm::AMDGPUISD
- FMIN : llvm::RISCVISD, llvm::X86ISD
- FMIN3 : llvm::AMDGPUISD
- FMIN_LEGACY : llvm::AMDGPUISD
- FMIN_PRED : llvm::AArch64ISD
- FMIN_SAE : llvm::X86ISD
- FMINC : llvm::X86ISD
- FMINIMUM : llvm::ISD
- FMINIMUM3 : llvm::AMDGPUISD
- FMINIMUMNUM : llvm::ISD
- FMINNM_PRED : llvm::AArch64ISD
- FMINNMV_PRED : llvm::AArch64ISD
- FMINNUM : llvm::ISD
- FMINNUM_IEEE : llvm::ISD
- FMINS : llvm::X86ISD
- FMINS_SAE : llvm::X86ISD
- FMINV_PRED : llvm::AArch64ISD
- FMLAv1i32_indexed_OP1 : llvm
- FMLAv1i32_indexed_OP2 : llvm
- FMLAv1i64_indexed_OP1 : llvm
- FMLAv1i64_indexed_OP2 : llvm
- FMLAv2f32_OP1 : llvm
- FMLAv2f32_OP2 : llvm
- FMLAv2f64_OP1 : llvm
- FMLAv2f64_OP2 : llvm
- FMLAv2i32_indexed_OP1 : llvm
- FMLAv2i32_indexed_OP2 : llvm
- FMLAv2i64_indexed_OP1 : llvm
- FMLAv2i64_indexed_OP2 : llvm
- FMLAv4f16_OP1 : llvm
- FMLAv4f16_OP2 : llvm
- FMLAv4f32_OP1 : llvm
- FMLAv4f32_OP2 : llvm
- FMLAv4i16_indexed_OP1 : llvm
- FMLAv4i16_indexed_OP2 : llvm
- FMLAv4i32_indexed_OP1 : llvm
- FMLAv4i32_indexed_OP2 : llvm
- FMLAv8f16_OP1 : llvm
- FMLAv8f16_OP2 : llvm
- FMLAv8i16_indexed_OP1 : llvm
- FMLAv8i16_indexed_OP2 : llvm
- FMLSv1i32_indexed_OP2 : llvm
- FMLSv1i64_indexed_OP2 : llvm
- FMLSv2f32_OP1 : llvm
- FMLSv2f32_OP2 : llvm
- FMLSv2f64_OP1 : llvm
- FMLSv2f64_OP2 : llvm
- FMLSv2i32_indexed_OP1 : llvm
- FMLSv2i32_indexed_OP2 : llvm
- FMLSv2i64_indexed_OP1 : llvm
- FMLSv2i64_indexed_OP2 : llvm
- FMLSv4f16_OP1 : llvm
- FMLSv4f16_OP2 : llvm
- FMLSv4f32_OP1 : llvm
- FMLSv4f32_OP2 : llvm
- FMLSv4i16_indexed_OP1 : llvm
- FMLSv4i16_indexed_OP2 : llvm
- FMLSv4i32_indexed_OP1 : llvm
- FMLSv4i32_indexed_OP2 : llvm
- FMLSv8f16_OP1 : llvm
- FMLSv8f16_OP2 : llvm
- FMLSv8i16_indexed_OP1 : llvm
- FMLSv8i16_indexed_OP2 : llvm
- FMOV : llvm::AArch64ISD
- FMS : llvm::MipsISD
- FMSTAT : llvm::ARMISD
- FMSUB : llvm, llvm::X86ISD
- FMSUB_RND : llvm::X86ISD
- FMSUBADD : llvm::X86ISD
- FMSUBADD_RND : llvm::X86ISD
- FMUL : llvm::ISD
- FMUL_LEGACY : llvm::AMDGPUISD
- FMUL_PRED : llvm::AArch64ISD
- FMUL_RND : llvm::X86ISD
- FMUL_VL : llvm::RISCVISD
- FMUL_W_CHAIN : llvm::AMDGPUISD
- FMULADDD_OP1 : llvm
- FMULADDD_OP2 : llvm
- FMULADDH_OP1 : llvm
- FMULADDH_OP2 : llvm
- FMULADDS_OP1 : llvm
- FMULADDS_OP2 : llvm
- FMULS : llvm::X86ISD
- FMULS_RND : llvm::X86ISD
- FMULSUBD_OP1 : llvm
- FMULSUBD_OP2 : llvm
- FMULSUBH_OP1 : llvm
- FMULSUBH_OP2 : llvm
- FMULSUBS_OP1 : llvm
- FMULSUBS_OP2 : llvm
- FMULv2i32_indexed_OP1 : llvm
- FMULv2i32_indexed_OP2 : llvm
- FMULv2i64_indexed_OP1 : llvm
- FMULv2i64_indexed_OP2 : llvm
- FMULv4i16_indexed_OP1 : llvm
- FMULv4i16_indexed_OP2 : llvm
- FMULv4i32_indexed_OP1 : llvm
- FMULv4i32_indexed_OP2 : llvm
- FMULv8i16_indexed_OP1 : llvm
- FMULv8i16_indexed_OP2 : llvm
- FMV_H_X : llvm::RISCVISD
- FMV_W_X_RV64 : llvm::RISCVISD
- FMV_X_ANYEXTH : llvm::RISCVISD
- FMV_X_ANYEXTW_RV64 : llvm::RISCVISD
- FMV_X_SIGNEXTH : llvm::RISCVISD
- FNEARBYINT : llvm::ISD
- FNEARBYINT_MERGE_PASSTHRU : llvm::AArch64ISD
- FNEG : llvm::ISD
- FNEG_MERGE_PASSTHRU : llvm::AArch64ISD
- FNEG_VL : llvm::RISCVISD
- FNMADD : llvm, llvm::X86ISD
- FNMADD_RND : llvm::X86ISD
- FNMSUB : llvm, llvm::PPCISD, llvm::X86ISD
- FNMSUB_RND : llvm::X86ISD
- FNMULSUBD_OP1 : llvm
- FNMULSUBH_OP1 : llvm
- FNMULSUBS_OP1 : llvm
- FNSTCW16m : llvm::X86ISD
- FNSTENVm : llvm::X86ISD
- FoldableAsLoad : llvm::MCID
- FOR : llvm::X86ISD
- ForceDisabled : llvm::TPLoop
- ForceEnabled : llvm::TailPredication, llvm::TPLoop
- ForceEnabledNoReductions : llvm::TailPredication
- ForceTailAgnosticMask : llvm::RISCVII
- ForceTailAgnosticShift : llvm::RISCVII
- Foreach : llvm::tgtok
- FORK_COR : llvm::XCOFF
- FORK_POLICY : llvm::XCOFF
- Format_Version : llvm::ELFAttrs
- FormMask : llvm::ARMII, llvm::MipsII, llvm::X86II
- FormShift : llvm::ARMII
- Fortran : llvm::codeview
- FP16 : llvm::AMDGPU
- FP16_TO_FP : llvm::ISD
- FP16FormatIEEE : llvm::ARMBuildAttrs
- FP16VFP3 : llvm::ARMBuildAttrs
- FP32 : llvm::AMDGPU
- FP4_E2M1 : llvm::AMDGPU::MFMAScaleFormats
- FP64 : llvm::AMDGPU
- FP6_E2M3 : llvm::AMDGPU::MFMAScaleFormats
- FP6_E3M2 : llvm::AMDGPU::MFMAScaleFormats
- FP80_ADD : llvm::X86ISD
- FP8_E4M3 : llvm::AMDGPU::MFMAScaleFormats
- FP8_E5M2 : llvm::AMDGPU::MFMAScaleFormats
- FP_arch : llvm::ARMBuildAttrs
- FP_CLASS : llvm::AMDGPUISD
- FP_DENORM_MASK : llvm::AMDGPU::Hwreg
- FP_EXTEND : llvm::ISD
- FP_EXTEND_HALF : llvm::PPCISD
- FP_EXTEND_MERGE_PASSTHRU : llvm::AArch64ISD
- FP_EXTEND_VL : llvm::RISCVISD
- FP_HP_extension : llvm::ARMBuildAttrs
- FP_ROUND : llvm::ISD
- FP_ROUND_MASK : llvm::AMDGPU::Hwreg
- FP_ROUND_MERGE_PASSTHRU : llvm::AArch64ISD
- FP_ROUND_VL : llvm::RISCVISD
- FP_TO_BF16 : llvm::ISD
- FP_TO_FP16 : llvm::AMDGPUISD, llvm::ISD
- FP_TO_INT_IN_MEM : llvm::X86ISD
- FP_TO_SINT : llvm::ISD
- FP_TO_SINT_SAT : llvm::ISD
- FP_TO_UINT : llvm::ISD
- FP_TO_UINT_SAT : llvm::ISD
- FPAtomic : llvm::SIInstrFlags
- FPBrcond : llvm::MipsISD
- FPClamp : llvm::SIInstrFlags
- FPCLASSS : llvm
- FPCmp : llvm::MipsISD
- FPDPRounding : llvm::SIInstrFlags
- FPMask : llvm::HexagonII
- FPOW : llvm::ISD
- FPOWI : llvm::ISD
- FPPos : llvm::HexagonII
- FPRB16Idx : llvm::RISCV
- FPRB32Idx : llvm::RISCV
- FPRB64Idx : llvm::RISCV
- FPTRUNC_ROUND : llvm::ISD
- FPTypeMask : llvm::X86II
- FPTypeShift : llvm::X86II
- FPU_ABI_HARD : llvm::CSKYAttrs
- FPU_ABI_SOFT : llvm::CSKYAttrs
- FPU_ABI_SOFTFP : llvm::CSKYAttrs
- FPU_HARDFP_DOUBLE : llvm::CSKYAttrs
- FPU_HARDFP_HALF : llvm::CSKYAttrs
- FPU_HARDFP_SINGLE : llvm::CSKYAttrs
- FPU_VERSION_1 : llvm::CSKYAttrs
- FPU_VERSION_2 : llvm::CSKYAttrs
- FPU_VERSION_3 : llvm::CSKYAttrs
- FRACT : llvm::AMDGPUISD
- FRAME_TO_ARGS_OFFSET : llvm::ISD, llvm::XCoreISD
- FRAMEADDR : llvm::ISD
- FrameIndex : llvm::ISD
- FRCP : llvm::X86ISD
- FRE : llvm::PPCISD
- FRECIPE : llvm::LoongArchISD
- FRECPE : llvm::AArch64ISD
- FRECPS : llvm::AArch64ISD
- FRECPX_MERGE_PASSTHRU : llvm::AArch64ISD
- FREEING_MSG : llvm
- FREEZE : llvm::ISD
- FREM : llvm::ISD
- FRet : llvm::Mips16HardFloatInfo
- FRINT : llvm::ISD
- FRINT_MERGE_PASSTHRU : llvm::AArch64ISD
- FrmFI : llvm::MipsII
- FrmFR : llvm::MipsII
- FrmI : llvm::MipsII
- FrmJ : llvm::MipsII
- FrmOther : llvm::MipsII
- FrmR : llvm::MipsII
- FROUND : llvm::ISD, llvm::RISCVISD
- FROUND_MERGE_PASSTHRU : llvm::AArch64ISD
- FROUNDEVEN : llvm::ISD
- FROUNDEVEN_MERGE_PASSTHRU : llvm::AArch64ISD
- FRSQRT : llvm::X86ISD
- FRSQRTE : llvm::AArch64ISD, llvm::LoongArchISD, llvm::PPCISD
- FRSQRTS : llvm::AArch64ISD
- FS : llvm::X86AS
- FS_ALIAS : llvm::bitc
- FS_ALLOC_CONTEXT_IDS : llvm::bitc
- FS_BLOCK_COUNT : llvm::bitc
- FS_CFI_FUNCTION_DECLS : llvm::bitc
- FS_CFI_FUNCTION_DEFS : llvm::bitc
- FS_COMBINED : llvm::bitc
- FS_COMBINED_ALIAS : llvm::bitc
- FS_COMBINED_ALLOC_INFO : llvm::bitc
- FS_COMBINED_CALLSITE_INFO : llvm::bitc
- FS_COMBINED_GLOBALVAR_INIT_REFS : llvm::bitc
- FS_COMBINED_ORIGINAL_NAME : llvm::bitc
- FS_COMBINED_PROFILE : llvm::bitc
- FS_CONTEXT_RADIX_TREE_ARRAY : llvm::bitc
- FS_Encoding : llvm::X86
- FS_FLAGS : llvm::bitc
- FS_PARAM_ACCESS : llvm::bitc
- FS_PERMODULE : llvm::bitc
- FS_PERMODULE_ALLOC_INFO : llvm::bitc
- FS_PERMODULE_CALLSITE_INFO : llvm::bitc
- FS_PERMODULE_GLOBALVAR_INIT_REFS : llvm::bitc
- FS_PERMODULE_PROFILE : llvm::bitc
- FS_PERMODULE_RELBF : llvm::bitc
- FS_PERMODULE_VTABLE_GLOBALVAR_INIT_REFS : llvm::bitc
- FS_STACK_IDS : llvm::bitc
- FS_TYPE_CHECKED_LOAD_CONST_VCALL : llvm::bitc
- FS_TYPE_CHECKED_LOAD_VCALLS : llvm::bitc
- FS_TYPE_ID : llvm::bitc
- FS_TYPE_ID_METADATA : llvm::bitc
- FS_TYPE_TEST_ASSUME_CONST_VCALL : llvm::bitc
- FS_TYPE_TEST_ASSUME_VCALLS : llvm::bitc
- FS_TYPE_TESTS : llvm::bitc
- FS_VALUE_GUID : llvm::bitc
- FS_VERSION : llvm::bitc
- FSEL : llvm::PPCISD
- FSELECT : llvm::MipsISD
- FSETCC : llvm::X86ISD
- FSETCCM : llvm::X86ISD
- FSETCCM_SAE : llvm::X86ISD
- FSGNJX : llvm::RISCVISD
- FSHL : llvm::ISD, llvm::X86ISD
- FSHL_CLAMP : llvm::NVPTXISD
- FSHR : llvm::ISD, llvm::X86ISD
- FSHR_CLAMP : llvm::NVPTXISD
- FSig : llvm::Mips16HardFloatInfo
- FSIN : llvm::ISD
- FSINCOS : llvm::ISD
- FSINH : llvm::ISD
- FSQRT : llvm::ISD, llvm::PPCISD
- FSQRT_MERGE_PASSTHRU : llvm::AArch64ISD
- FSQRT_RND : llvm::X86ISD
- FSQRT_VL : llvm::RISCVISD
- FSQRTS : llvm::X86ISD
- FSQRTS_RND : llvm::X86ISD
- FST : llvm::X86ISD
- FSUB : llvm::ISD
- FSUB_PRED : llvm::AArch64ISD
- FSUB_RND : llvm::X86ISD
- FSUB_VL : llvm::RISCVISD
- FSUBS : llvm::X86ISD
- FSUBS_RND : llvm::X86ISD
- FTAN : llvm::ISD
- FTANH : llvm::ISD
- FTINT : llvm::LoongArchISD
- FTOI : llvm::SPISD
- FTOX : llvm::SPISD
- FTRUNC : llvm::ISD
- FTRUNC_MERGE_PASSTHRU : llvm::AArch64ISD
- FTSQRT : llvm::PPCISD
- FTZ_FLAG : llvm::NVPTX::PTXCmpMode, llvm::NVPTX::PTXCvtMode
- Full : llvm::JumpTable
- FULL_LTO_GLOBALVAL_SUMMARY_BLOCK_ID : llvm::bitc
- FullDebugInfo : llvm::codegenoptions
- FUNC_CODE_BLOCKADDR_USERS : llvm::bitc
- FUNC_CODE_DEBUG_LOC : llvm::bitc
- FUNC_CODE_DEBUG_LOC_AGAIN : llvm::bitc
- FUNC_CODE_DEBUG_RECORD_ASSIGN : llvm::bitc
- FUNC_CODE_DEBUG_RECORD_DECLARE : llvm::bitc
- FUNC_CODE_DEBUG_RECORD_LABEL : llvm::bitc
- FUNC_CODE_DEBUG_RECORD_VALUE : llvm::bitc
- FUNC_CODE_DEBUG_RECORD_VALUE_SIMPLE : llvm::bitc
- FUNC_CODE_DECLAREBLOCKS : llvm::bitc
- FUNC_CODE_INST_ALLOCA : llvm::bitc
- FUNC_CODE_INST_ATOMICRMW : llvm::bitc
- FUNC_CODE_INST_ATOMICRMW_OLD : llvm::bitc
- FUNC_CODE_INST_BINOP : llvm::bitc
- FUNC_CODE_INST_BR : llvm::bitc
- FUNC_CODE_INST_CALL : llvm::bitc
- FUNC_CODE_INST_CALLBR : llvm::bitc
- FUNC_CODE_INST_CAST : llvm::bitc
- FUNC_CODE_INST_CATCHPAD : llvm::bitc
- FUNC_CODE_INST_CATCHRET : llvm::bitc
- FUNC_CODE_INST_CATCHSWITCH : llvm::bitc
- FUNC_CODE_INST_CLEANUPPAD : llvm::bitc
- FUNC_CODE_INST_CLEANUPRET : llvm::bitc
- FUNC_CODE_INST_CMP : llvm::bitc
- FUNC_CODE_INST_CMP2 : llvm::bitc
- FUNC_CODE_INST_CMPXCHG : llvm::bitc
- FUNC_CODE_INST_CMPXCHG_OLD : llvm::bitc
- FUNC_CODE_INST_EXTRACTELT : llvm::bitc
- FUNC_CODE_INST_EXTRACTVAL : llvm::bitc
- FUNC_CODE_INST_FENCE : llvm::bitc
- FUNC_CODE_INST_FREEZE : llvm::bitc
- FUNC_CODE_INST_GEP : llvm::bitc
- FUNC_CODE_INST_GEP_OLD : llvm::bitc
- FUNC_CODE_INST_INBOUNDS_GEP_OLD : llvm::bitc
- FUNC_CODE_INST_INDIRECTBR : llvm::bitc
- FUNC_CODE_INST_INSERTELT : llvm::bitc
- FUNC_CODE_INST_INSERTVAL : llvm::bitc
- FUNC_CODE_INST_INVOKE : llvm::bitc
- FUNC_CODE_INST_LANDINGPAD : llvm::bitc
- FUNC_CODE_INST_LANDINGPAD_OLD : llvm::bitc
- FUNC_CODE_INST_LOAD : llvm::bitc
- FUNC_CODE_INST_LOADATOMIC : llvm::bitc
- FUNC_CODE_INST_PHI : llvm::bitc
- FUNC_CODE_INST_RESUME : llvm::bitc
- FUNC_CODE_INST_RET : llvm::bitc
- FUNC_CODE_INST_SELECT : llvm::bitc
- FUNC_CODE_INST_SHUFFLEVEC : llvm::bitc
- FUNC_CODE_INST_STORE : llvm::bitc
- FUNC_CODE_INST_STORE_OLD : llvm::bitc
- FUNC_CODE_INST_STOREATOMIC : llvm::bitc
- FUNC_CODE_INST_STOREATOMIC_OLD : llvm::bitc
- FUNC_CODE_INST_SWITCH : llvm::bitc
- FUNC_CODE_INST_UNOP : llvm::bitc
- FUNC_CODE_INST_UNREACHABLE : llvm::bitc
- FUNC_CODE_INST_VAARG : llvm::bitc
- FUNC_CODE_INST_VSELECT : llvm::bitc
- FUNC_CODE_OPERAND_BUNDLE : llvm::bitc
- FUNC_EXTERN : llvm::BTF
- FUNC_GLOBAL : llvm::BTF
- FUNC_STATIC : llvm::BTF
- FUNCTION_BLOCK_ID : llvm::bitc
- FXOR : llvm::X86ISD